下载中心
一种高电源抑制比的CMOS带隙基准电压源设计zip
1星 发布者: flexbuilder

2013-09-22 | 2积分 | 662.82KB |  0 次下载

下载 收藏 评论

文档简介
标签: 电源抑制比

电源抑制比

基准电压源

基准电压源

CMOS

CMOS

介绍一种基于CSMC0.5 μm工艺的低温漂高电源抑制比带隙基准电路。本文在原有Banba带隙基准电路的基础上,通过采用共源共栅电流镜结构和引入负反馈环路的方法,大大提高了整体电路的电源抑制比。 Spectre仿真分析结果表明:在-40~100 ℃的温度范围内,输出电压摆动仅为1.7 mV,在低频时达到100 dB以上的电源抑制比(PSRR),整个电路功耗仅仅只有30 μA。可以很好地应用在低功耗高电源抑制比的LDO芯片设计中。

评论
相关视频
  • MIT 6.622 Power Electronics

  • 下世代能量转换技术

  • 开关电源之Buck变换器的环路分析与补偿

  • 自激振荡开关电源电路构成特点及工作原理介绍

  • 开关电源入门视频(BUCK)

  • 电源小白到实战

推荐帖子
精选电路图
  • CCD图像传感器在微光电视系统中的应用

  • 光控音效发生器电路

  • 如何利用ESP8266制作一个简单的四轴飞行器

  • 基于IC555的可变PWM振荡器电路

  • 一个简单的立体声平衡指示器电路

  • 一种构建12V和230V双直流电源的简单方法

×