参考设计

收藏 

评论 

MIC5162 的典型应用:用于 DDR3 GDDR3/4/5 内存和高速总线终端的双稳压控制器

MartinFowler 发布

MIC5162 的典型应用:用于 DDR3 GDDR3/4/5 内存和高速总线终端的双稳压器控制器。 MIC5162 是一款双稳压器控制器,专为高速总线终端而设计。它提供了一种简单、低成本、符合 JEDEC 标准的解决方案,用于端接高速、低压数字总线(即 DDR、DD2、DDR3、SCSI、GTL、SSTL、HSTL、LV-TTL、Rambus、LV-PECL、LV- ECL等)

说明

  • Typical Application for MIC5162: Dual Regulator Controller for DDR3 GDDR3/4/5 Memory and High-Speed Bus Termination. The MIC5162 is a dual regulator controller designed for high-speed bus termination. It offers a simple, low-cost JEDEC compliant solution for terminating high-speed, low-voltage digital buses (i.e. DDR, DD2, DDR3, SCSI, GTL, SSTL, HSTL, LV-TTL, Rambus, LV-PECL, LV-ECL, etc)

主要特色

  • Conversion Type
    DC to DC
参考设计图片
相关文档
相关器件
群聊设计,与管理员及时沟通

欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld1”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeword1”及时沟通。

相关项目
电路图 更多>
下载中心 更多>
大学堂 更多>
论坛推荐 更多>
Datasheet 更多>