NB7V33MMNGEVB,差分时钟分频器评估板。 NB7V33M 是一款具有异步复位功能的差分 4 时钟分频器。差分时钟输入包含内部 50 欧姆终端电阻,可接受 LVPECL、CML 和 LVDS 逻辑电平。 NB7V33M 生成输入时钟的 div 4 输出副本,运行频率高达 10GHz,抖动最小。复位引脚在上升沿被置位。上电后,内部触发器将达到随机状态。复位允许系统中多个 NB7V33M 的同步。 16mA 差分 CML 输出提供匹配的内部 50 欧姆端接,当外部接收器以 50 欧姆端接至 VCC 时,该端接可提供 400mV 输出摆幅
说明
- NB7V33MMNGEVB, Differential Clock Divider Evaluation Board. The NB7V33M is a differential divide by 4 Clock divider with asynchronous reset. The differential Clock inputs incorporate internal 50-ohm termination resistors and will accept LVPECL, CML and LVDS logic levels. The NB7V33M produces a div 4 output copy of an input Clock operating up to 10GHz with minimal jitter. The Reset pin is asserted on the rising edge. Upon power up, the internal flip-flops will attain a random state. The Reset allows for the synchronization of multiple NB7V33Ms in a system. The 16mA differential CML output provides matching internal 50-ohm termination which provides 400mV output swing when externally receiver terminated with 50-ohm to VCC
主要特色
-
Operating Frequency10000 MHz
相关文档
相关器件
器件 | 类型 | 描述 | 数据手册 |
---|---|---|---|
NB7V33MMNG | Clock Buffers and Drivers | Clock Divider Buffer 1-OUT 1-IN 1:1 16-Pin QFN EP Tube | 点击下载 |
群聊设计,与管理员及时沟通
欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld1”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeword1”及时沟通。
网友评论
相关项目
- NCS2002SN1T1G正电容倍增器典型应用电路
- NSI45020T1G 恒流 LED 灯串的典型应用
- RD-508,使用 FAN5331SX LED 驱动器进行通信应用的参考设计
- RD-325,用于 PDP 电视的 384W、60V、210V DC 到 DC 多输出电源的参考设计
- NCP301HSN09T1 0.9V 窗口电压检测器的典型应用
- NCS7101方波振荡器典型应用电路
- 78W、-15V、5V、6.5V、15V、80V、180V交流转直流多路输出电源
- 使用 ON Semiconductor 的 KA7812E 的参考设计
- LM2902DR2G 带迟滞比较器的典型应用
- NSI50350ADT4G 恒流 LED 灯串的典型应用
电路图
更多>
下载中心
更多>
大学堂
更多>
论坛推荐
更多>