参考设计

收藏 

评论 

AN5175 - 基于 RHFL6000 LDO 稳压器的应用电路

MartinFowler 发布

电压调节器输出上的电压瞬态特性,以及与硅离子撞击相关的能量转移,是空间应用中的一个非常关键的问题。较大的下冲可能会导致存储器和微处理器运行不稳定,而过大的过冲可能会导致 CMOS 器件性能下降,甚至损坏。例如,对于大多数 FPGA,建议工作电压为 1.5V,最大工作电压为 1.5V。限制为 1.6V(在某些应用中限制为 1.575V 以保持进一步的安全裕度)。后者适用于静态和动态操作条件

说明

  • Characteristics of the voltage transient on the output of a voltage regulator, as a consequence the transfer of energy related to an ion strike with the silicon, is a very critical issue in space applications. Large undershoots can cause erratic operation in memories and microprocessors, while overshoots of excessive amplitude can lead to the degradation - or even the destruction - of CMOS devices. As an example, for most FPGA the recommended operating voltage is 1.5V and the max. limit 1.6V (in some applications restricted to 1.575V to keep further safety margin). This latter applies to both static and dynamic operating conditions
参考设计图片
相关文档
群聊设计,与管理员及时沟通

欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld1”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeword1”及时沟通。

相关项目
电路图 更多>
下载中心 更多>
大学堂 更多>
论坛推荐 更多>
Datasheet 更多>