参考设计

收藏 

评论 

AD9522-2/PCBZ,基于 AD9522-2 的评估板,12 LVDS/24 CMOS 输出时钟发生器,集成 2.2 GHz VCO

ohahaha 发布

AD9522-2/PCBZ,AD9522-2 的评估板是一款超低噪声 PLL 时钟合成器,具有集成 VCO、时钟分频器和多达 24 个输出。 AD9522 具有自动保持和灵活的参考输入电路,可实现非常平滑的参考时钟切换。 AD9522 系列还具有外部 VCXO 的必要配置。 AD9522-2 评估板是一个紧凑、易于使用的平台,用于评估 AD9522 的所有功能

说明

  • AD9522-2/PCBZ, Evaluation Board for the AD9522-2 is a very low noise PLL clock synthesizer featuring an integrated VCO, clock dividers and up to 24 outputs. The AD9522 features automatic holdover and a flexible reference input circuit allowing for very smooth reference clock switching. The AD9522 family also features the necessary provisions for an external VCXO. The AD9522-2 evaluation board is a compact, easy to use platform for evaluating all features of the AD9522
参考设计图片
相关文档
群聊设计,与管理员及时沟通

欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld1”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeword1”及时沟通。

相关项目
电路图 更多>
下载中心 更多>
大学堂 更多>
论坛推荐 更多>
Datasheet 更多>