参考设计

收藏 

评论 

使用 Analog Devices 的 AD9558 的参考设计

兰博 发布

AD9558/PCBZ,AD9558 的评估板是一款低环路带宽时钟乘法器,可为许多系统(包括同步光纤网络 (OTN/SONET/SDH))提供抖动清除和同步。 AD9558 生成与最多四个外部输入参考同步的输出时钟。数字锁相环 (PLL) 可以减少与外部参考相关的输入时间抖动或相位噪声。即使所有参考输入均出现故障,AD9558 的数控环路和保持电路也会持续生成低抖动输出时钟

说明

  • AD9558/PCBZ, Evaluation Board for the AD9558 is a low loop bandwidth clock multiplier that provides jitter cleanup and synchronization for many systems, including synchronous optical networks (OTN/SONET/SDH). The AD9558 generates an output clock synchronized to up to four external input references. The digital phase-locked loop (PLL) allows reduction of input time jitter or phase noise associated with the external references. The digitally controlled loop and holdover circuitry of the AD9558 continuously generates a low jitter output clock even when all reference inputs have failed

主要特色

  • Operating Frequency
    0.002 to 1250 MHz
参考设计图片
相关文档
群聊设计,与管理员及时沟通

欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld1”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeword1”及时沟通。

相关项目
电路图 更多>
下载中心 更多>
大学堂 更多>
论坛推荐 更多>
Datasheet 更多>