ARM S3C2410的CPU
“FIFO模式时,一旦当FIFO中的资料达到一定的触发水平后,即产生一个中断”
这个中断产生后,由CPU的中断源通知CPU,CPU查找中断向量表,进入相应的中断处理程序
上面的过程正确吗?如果正确,想知道CPU这个中断源是否通过硬件的nRTS和nCTS来通知CPU呢?
具体是个什么流程,能否说下,比如当上面的中断产生后,是否置nRTS的电平为高,这样CPU才知道要处理哪个中断请求?
恩GOOGLEMAN已经回来了大部问题了,我就说下最后一个吧是的,会置高那一位,处理结束后再置回去。