题目是如下:
事件A分别在10,20,30发生,而B一直保持X状态,问在50时Count的值是多少
reg[7:0]Count;
initial
Count=0;
always
begin
@(A) Count=Count+1;
@(B) Count=Count+1;
end
答案是Count=1;解析说运行到B是阻挡了进程。
我不明的是:这里说阻挡了进程是不是代表运行到B时就卡主不动了。
我理解是对于事件B,如果有事件变化,它执行加1操作,
没有的话就执行下一条语句,那为什么会卡住呢。
本人对verilog是初学,希望理解的朋友帮忙解析一下,谢谢
如果你是初学,不要纠结于这种代码,没什么好处。
在一个block内部,也就是从begind到end之间,仿真器顺序执行代码,因此@(a)触发之后,必须有一次@(b)触发整个block才完成,然后才再次等待a触发。
再说一次,这里说的是仿真程序,而不是硬件。该代码硬件不可综合。
所以应该先学可综合代码的编写,了解仿真器和硬件的区别后,再来管这些。
用modelsim仿真,时间设长一点,手动点击停止,就会发现你想知道的
Verilog最终目的是布局布线,和这种X的问题较真,一点实际意义都没有,你提的问题,仿真看看就好了,工程中根本不存在,是个纯理论才出现的事情