FR5739时钟问题

woody_chen   2011-11-21 17:41 楼主
我在学习MSP-EXP430FR5739学习板。我在晶振口焊了一个11.0592M的晶振,我用XT1作为SMCLK的时钟源,中间没分频。我把SMCLK输出用示波器观察却是4.95M,很奇怪的一个频率和11.0592M扯不上什么关系。直接观察晶振脚是11M左右没错。现将时钟配置函数贴出来请高手指教。
void ClkInit()
{
    PJSEL0 |= BIT4 + BIT5;
    CSCTL0_H = 0xA5;
    CSCTL4 = XT1DRIVE_2 + XTS;                //HF MODE 2
    CSCTL2 = SELA_1 + SELS_0 + SELM_0;        //ACLK = VLO; MCLK = XT1/8
    CSCTL3 = DIVA_0 + DIVS_0 + DIVM_3;        //SMCLK = XT1 
    do
    {
        CSCTL5 &= ~XT1OFFG;
    }
    while(CSCTL5 & XT1OFFG);
    PJSEL0 |= BIT0 + BIT1 + BIT2;                     
    PJDIR |= BIT0 + BIT1 + BIT2;                      //OUTPUT MCLK SMCLK ACLK
}

回复评论

暂无评论,赶紧抢沙发吧
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复