[分享] PCB设计PowerPCB常见问题集

ESD技术咨询   2014-6-10 10:50 楼主
  一. PCB设计PowerPCB如何import Orcad的netlist?


  Orcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net改为.asc即可。


  三.请问 PCB设计PowerPCB3.6的library如何加载到4.0中?


  通过PCB设计PowerPCB V4.0中的库转换文件Libconv4.exe将pt3库转换为pt4库!


  四.在PCB设计PowerPCB中如何删层?


  4.0以下的版本不可直接删层,可将不需要的层上的资料删掉,出gerber时不用出就好了;4.0以上版本的可直接修改层数。


  五.PCB设计PowerPCB中如何开方槽?


  4.0以上版本的可在编辑pad中选择slot parameters中slotte来进行设置,但只能是椭圆形的孔;也可在机械层直接标示。


  六.在PCB设计PowerPCB中如何将其它文件中相同部分复制到新的文件中?


  可用以下部骤:


  第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok键即可。生成一个备用文件。


  第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值(在窗口的右下角处)。


  第三,调出主图,将板子的格点改为“1”mil。按make like reuse 键,打开第一步生成的文件后,用“S”命令敲入第二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按“OK”即可。


  七.如何在PCB设计PowerPCB中加入汉字或公司logo?


  将公司logo或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel中import,export *.dxf文檔,在PCB设计PowerPCB中import即可。


  八.如何在PCB设计PowerPCB中设置盲孔?


  先在padstack中设置了一个盲孔via,然后在setup -- design rules -- default -- routing的via设置中加入你所设置的盲孔即可。


  九.hatch和flood有何区别,hatch何用?如何应用?


  hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。


  十.铺铜(灌水)时如何自动删除碎铜?


  1)setup-preferences-Thermals中,选中Remove Isolated copper;


  或 2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK


  十一.如何修改PCB设计PowerPCB铺铜(灌水)的铜箔与其它组件及走线的间距?


  如果是全局型的,可以直接在setup - design rules里面设置即可,如果是某些网络的,那么选中需要修改的网络然后选右键菜单里面的show rules进入然后修改即可,但修改以后需要重新flood,而且最好做一次drc检查。


  十二.PCB设计PowerPCB中铺铜时怎样加一些via孔?


  (1)可将过孔作为一part,再在ECO下添加part;


  (2)直接从地走线,右键end(end with via)。


  十三.自动泪滴怎么产生?


  需对以下两进行设置:


  1)     setup->preferences->routing->generate teardrops->ok


  2)     preferences->Teardrops->Display Teardrop->ok


  十四.手工布线时怎么加测试点?


  1) 连线时,点鼠标右键在end via mode 中选择end test point


  2) 选中一个网络,然后在该网络上选一个合适的过孔修改其属性为测试点,或者添加一焊盘作为测试点。


  十五.请问PCB设计PowerPCB怎么自动加ICT?


  一般地,密度比较高的板都不加ICT。而如果要加ICT,可在原理图里面设置test piont,调入网表;也可以手工加。


  十六.为什么走线不是规则的?


  设置setup/preferences/design/,选diagonl;将routing里面的pad entry项去掉。


  十七.当完成PCB的LAYOUT,如何检查PCB和原理图的一致?


  在tools->compare netlist,在original design to compare与new design with change中分别选取所要比较的文件, 将output option下的Generate Differences Report选中,其它选项以自己实际情况来选取,最后run即可。


  十八.在PCB设计PowerPCB中gerber out时多出一个贯孔,而job file中却没有,这是怎么回事?


  这应为PCB设计PowerPCB的数据库太乱了,可能是修改的次数太多造成的。解决方法可export *.asc文件,再重新import一次。


  十九.如何直接在PCB设计PowerPCB 3.6下生成组件清单?


  通过File-Report-Parts List1/2。


  二十.如何将一个器件的某个引脚的由一条网络改为另一条网络?


  打开eco,用delete connettion删除原来的连接,不要删除网络噢。再用add a connetion添加一个连接。

回复评论 (2)

这经验虽然有点过时,但还是很好的。
点赞  2014-6-11 09:56
支持下,
点赞  2014-6-24 05:57
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复