[讨论] PCB设计方法与技巧〈四〉

程序天使   2007-11-27 11:06 楼主
60、mentor的pcb设计软件对bga、pga、cob等封装是如何支持的? mentor的autoactive re由收购得来的veribest发展而来,是业界第一个无网格,任意角度布线器。 众所周知,对于球栅阵列,cob器件,无网格,任意角度布线器是解决布通率的关键。 在最新的autoactive re中,新增添了推挤过孔,铜箔,reroute等功能,使它应用更方便。另外,他支持高速布线,包括有时延要求信号布线和差分对布线。 61、mentor的pcb设计软件对差分线队的处理又如何? mentor软件在定义好差分对属性后,两根差分对可以一起走线,严格保证差分对线宽,间距和长度差,遇到障碍可以自动分开,在换层时可以选择过孔方式。 62、在一块12层pcb板上,有三个电源层2.2v,3.3v,5v,将三个电源各作在一层,地线该如何处理? 一般说来,三个电源分别做在三层,对信号质量比较好。因为不大可能出现信号跨平面层分割现象。跨分割是影响信号质量很关键的一个因素,而仿真软件一般都忽略了它。 对于电源层和地层,对高频信号来说都是等效的。在实际中,除了考虑信号质量外,电源平面耦合(利用相邻地平面降低电源平面交流阻抗),层叠对称,都是需要考虑的因素。 63、pcb在出厂时如何检查是否达到了设计工艺要求? 很多pcb厂家在pcb加工完成出厂前,都要经过加电的网络通断测试,以确保所有联线正确。同时,越来越多的厂家也采用x光测试,检查蚀刻或层压时的一些故障。 对于贴片加工后的成品板,一般采用ict测试检查,这需要在pcb设计时添加ict测试点。如果出现问题,也可以通过一种特殊的x光检查设备排除是否加工原因造成故障。 64、“机构的防护”是不是机壳的防护? 是的。机壳要尽量严密,少用或不用导电材料,尽可能接地。 65、在芯片选择的时候是否也需要考虑芯片本身的esd问题? 不论是双层板还是多层板,都应尽量增大地的面积。在选择芯片时要考虑芯片本身的esd特性,这些在芯片说明中一般都有提到,而且即使不同厂家的同一种芯片性能也会有所不同。设计时多加注意,考虑的全面一点,做出电路板的性能也会得到一定的保证。但esd的问题仍然可能出现,因此机构的防护对esd的防护也是相当重要的。 66、在做pcb板的时候,为了减小干扰,地线是否应该构成闭和形式? 在做pcb板的时候,一般来讲都要减小回路面积,以便减少干扰,布地线的时候,也不 应布成闭合形式,而是布成树枝状较好,还有就是要尽可能增大地的面积。 67、如果仿真器用一个电源,pcb板用一个电源,这两个电源的地是否应该连在一起? 如果可以采用分离电源当然较好,因为如此电源间不易产生干扰,但大部分设备是有具体要求的。既然仿真器和pcb板用的是两个电源,按我的想法是不该将其共地的。 68、一个电路由几块pcb板构成,他们是否应该共地? 一个电路由几块pcb构成,多半是要求共地的,因为在一个电路中用几个电源毕竟是不太实际的。但如果你有具体的条件,可以用不同电源当然干扰会小些。 69、设计一个手持产品,带lcd,外壳为金属。测试esd时,无法通过ice-1000-4-2的测试,contact只能通过1100v,air可以通过6000v。esd耦合测试时,水平只能可以通过3000v,垂直可以通过4000v测试。cpu主频为33mhz。有什么方法可以通过esd测试? 手持产品又是金属外壳,esd的问题一定比较明显,lcd也恐怕会出现较多的不良现象。如果没办法改变现有的金属材质,则建议在机构内部加上防电材料,加强pcb的地,同时想办法让lcd接地。当然,如何操作要看具体情况。 70、设计一个含有dsp,pld的系统,该从那些方面考虑esd? 就一般的系统来讲,主要应考虑人体直接接触的部分,在电路上以及机构上进行适当的保护。至于esd会对系统造成多大的影响,那还要依不同情况而定。干燥的环境下,esd现象会比较严重,较敏感精细的系统,esd的影响也会相对明显。虽然大的系统有时esd影响并不明显,但设计时还是要多加注意,尽量防患于未然。71、pcb设计中,如何避免串扰? 变化的信号(例如阶跃信号)沿传输线由a到b传播,传输线c-d上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此串扰仅发生在信号跳变的过程当中,并且信号沿的变化(转换率)越快,产生的串扰也就越大。空间中耦合的电磁场可以提取为无数耦合电容和耦合电感的集合,其中由耦合电容产生的串扰信号在受害网络上可以分成前向串扰和反向串扰sc,这个两个信号极性相同;由耦合电感产生的串扰信号也分成前向串扰和反向串扰sl,这两个信号极性相反。耦合电感电容产生的前向串扰和反向串扰同时存在,并且大小几乎相等,这样,在受害网络上的前向串扰信号由于极性相反,相互抵消,反向串扰极性相同,叠加增强。 串扰分析的模式通常包括默认模式,三态模式和最坏情况模式分析。默认模式类似我们实际对串扰测试的方式,即侵害网络驱动器由翻转信号驱动,受害网络驱动器保持初始状态(高电平或低电平),然后计算串扰值。这种方式对于单向信号的串扰分析比较有效。三态模式是指侵害网络驱动器由翻转信号驱动,受害的网络的三态终端置为高阻状态,来检测串扰大小。这种方式对双向或复杂拓朴网络比较有效。最坏情况分析是指将受害网络的驱动器保持初始状态,仿真器计算所有默认侵害网络对每一个受害网络的串扰的总和。这种方式一般只对个别关键网络进行分析,因为要计算的组合太多,仿真速度比较慢。 72、导带,即微带线的地平面的铺铜面积有规定吗? 对于微波电路设计,地平面的面积对传输线的参数有影响。具体算法比较复杂(请参阅安杰伦的eesoft有关资料)。而一般pcb数字电路的传输线仿真计算而言,地平面面积对传输线参数没有影响,或者说忽略影响。 73、在emc测试中发现时钟信号的谐波超标十分严重,只是在电源引脚上连接去耦电容。在pcb设计中需要注意哪些方面以抑止电磁辐射呢? emc的三要素为辐射源,传播途径和受害体。传播途径分为空间辐射传播和电缆传导。所以要抑制谐波,首先看看它传播的途径。电源去耦是解决传导方式传播,此外,必要的匹配和屏蔽也是需要的。 74、采用4层板设计的产品中,为什么有些是双面铺地的,有些不是? 铺地的作用有几个方面的考虑:1,屏蔽;2,散热;3,加固;4,pcb工艺加工需要。所以不管几层板铺地,首先要看它的主要原因。 这里我们主要讨论高速问题,所以主要说屏蔽作用。表面铺地对emc有好处,但是铺铜要尽量完整,避免出现孤岛。一般如果表层器件布线较多, 很难保证铜箔完整,还会带来内层信号跨分割问题。所以建议表层器件或走线多的板子,不铺铜。 75、对于一组总线(地址,数据,命令)驱动多个(多达4,5个)设备(flash,sdram,其他外设…)的情况,在pcb布线时,采用那种方式? 布线拓扑对信号完整性的影响,主要反映在各个节点上信号到达时刻不一致,反射信号同样到达某节点的时刻不一致,所以造成信号质量恶化。一般来讲,星型拓扑结构,可以通过控制同样长的几个stub,使信号传输和反射时延一致,达到比较好的信号质量。 在使用拓扑之间,要考虑到信号拓扑节点情况、实际工作原理和布线难度。不同的buffer,对于信号的反射影响也不一致,所以星型拓扑并不能很好解决上述数据地址总线连接到flash和sdram的时延,进而无法确保信号的质量;另一方面,高速的信号一般在dsp和sdram之间通信,flash加载时的速率并不高,所以在高速仿真时只要确保实际高速信号有效工作的节点处的波形,而无需关注flash处波形;星型拓扑比较菊花链等拓扑来讲,布线难度较大,尤其大量数据地址信号都采用星型拓扑时。 附图是使用hyperlynx仿真数据信号在ddr——dsp——flash拓扑连接,和ddr——flash——dsp连接时在150mhz时的仿真波形。 可以看到,第二种情形,dsp处信号质量更好,而flash处波形较差,而实际工作信号时dsp和ddr处的波形

回复评论 (7)

顶楼主啊~好东西啊!深刻领会精神并学习啊~
点赞  2009-11-28 13:51
顶一个!
点赞  2012-5-7 12:35
学习中
点赞  2014-7-2 21:45
赞一个
点赞  2014-7-3 12:29
不错,慢慢消化中!
点赞  2014-7-3 16:10
    非常大的信息量  在慢慢消化。
点赞  2014-7-26 15:29

应该看看,,很实用!
点赞  2014-8-5 09:33
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复