首页 > 器件类别 > 连接器 > 连接器

A2012H-10P

针位数:10 排数:1 系列:- 公母:公头 间距:0.079"(2.00mm) 行距:-

器件类别:连接器    连接器   

厂商名称:长江连接器(CJT)

厂商官网:http://www.cjt.com/

器件标准:

下载文档
器件参数
参数名称
属性值
是否Rohs认证
符合
Reach Compliance Code
compliant
是否无铅
未知
额定电流
3A
额定电压
250V
Minimum Temp
-40℃
Maximum Temp
105℃
触点电阻
10mΩMax.
介电耐压
800V AC/minute
端子节距
2.00mm
联系完成终止
触点材料
originPNs
PAP-10V-S
矿卡|T9+点灯及XADC读取
在上一篇文章中,我搭建了T9+的硬件开发平台,其中添加了AXI-GPIO模块,但是在文章中没有展开说明,这篇文章就详细介绍说明一下AXI-GPIO模块的操作以及PS端GPIO的操作,附加入ZYNQ板载XADC的操作说明。从T9+矿卡的原理图中可以查到,PL端BANK35有4个led灯,PS端的MIO37和MIO38有2个红绿灯。所以在框图中添加的AXI-GPIO模块中,方向全部设置为输出,位宽设置为4bit,PS端的LED灯,在ZYNQ的配置界面中使能GPIOMIO就可以。...
MHB_520 EE_FPGA学习乐园
PCB设计之电磁干扰及抑制
  电磁干扰是由电磁效应而造成的干扰,由于PCB上的元器件及布线越来越密集,如果设计不当就会产生电磁干扰。  为了抑制电磁干扰,可采取如下措施:  (1)合理布设导线印制线应远离干扰源且不能切割磁力线;避免平行走线,双面PCB板可以交叉通过,单面PCB板可以通过“飞线”跨过;避免成环,防止产生环形天线效应;时钟信号布线应与地线靠近,对于数据总线的布线应在每两根之间夹一根地线或紧挨着地址引线放置;为了抑制出现在印制导线终端的反射干扰,可在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻...
ESD技术咨询 PCB设计
20余年畅销不衰,计算机科学的不朽经典---编程珠玑(第2版)
20余年畅销不衰,计算机科学的不朽经典---编程珠玑(第2版)如果让程序员们列出他们最喜欢的书籍,JonBentley的《编程珠玑》常常可以位于经典之列。如同珍珠来自于曾经折磨牡蛎的沙粒,程序设计的珍珠也来自曾经折磨程序员的实际问题。Bentley的珍珠超出了可靠工程学的范畴、在洞察力和创造力的王国中为那些恼人的问题提供了独特而巧妙的解决方案。通过一些精心设计的有趣而且颇具指导意义的程序,书中充满了对实用程序设计技巧及基本设计原则的清晰而机智的描述。因此,《编程珠玑》得到各...
tiankai001 下载中心专版
《FPGA三国志》(八)Cyclone,Stratix,Vertex
Cyclone的出现和FPGA的市场定位和产品定位好的技术是需要,但是有效的市场定位和销售策略也要跟上。在2002年左右,为了更好服务各种不同市场的需要。而且当时的DSP市场仍然不太明朗,有的观望,也有大力投入。而且也有两种不同的策略。一种是同一个器件平台,但是不同的应用区隔,例如Vertex和Spartan,有一段时间,他们可能是同一个产品平台,只是Spartan的东西就是Vertex屏蔽了一部分高级的性能,对于不使用的地方,也不需要检测,同时依靠同一个平台来...
liumnqti FPGA/CPLD
STM32库函数中GPIO_Init的理解 <转载>
typedefenum{GPIO_Mode_AIN=0x0,GPIO_Mode_IN_FLOATING=0x04,GPIO_Mode_IPD=0x28,GPIO_Mode_IPU=0x48,GPIO_Mode_Out_OD=0x14,GPIO_Mode_Out_PP=0x10,GPIO_Mode_AF_OD=0x1C,GPIO_Mode_AF_PP=0x18}GPIOMode_TypeDef;配置一个引脚只需要4位寄存器,而上...
安_然 stm32/stm8
《Cmake构建实战》第七章之实战演练
#《Cmake构建实战》第七章之实战演练今天为大家分享一下《Cmake构建实战》第七章的学习内容。读了两遍第七章,我感觉内容略多,所以我的分享就以我的实现项目开发的使用视角来分享第七章这些属性与功能应用。本次示例以计算一串字符串的CRC16为示例做讲解。##应用场景1:生成可执行文件这是我们最简单的应用场景了。也是我们最常用的场景之一。我们首先tree一下我们的示例项目文件结构:通过上面的图片我们可以看到在app文件夹里面存放着应用层的.c/.h文件,主要包含main.c和ma...
lemonboard 嵌入式系统