首页 > 器件类别 > 连接器 > 连接器

A2543WV-23P-D100

Connectors, Rohs Yes, Active, 4A, 250V, -40℃, 105℃, 10mΩMax., 1000V AC/minute, 2.54mm

器件类别:连接器    连接器   

厂商名称:长江连接器(CJT)

厂商官网:http://www.cjt.com/

器件标准:

下载文档
器件参数
参数名称
属性值
是否Rohs认证
符合
Reach Compliance Code
compliant
是否无铅
未知
额定电流
4A
额定电压
250V
Minimum Temp
-40℃
Maximum Temp
105℃
触点电阻
10mΩMax.
介电耐压
1000V AC/minute
端子节距
2.54mm
联系完成终止
触点材料
originPNs
38-00-6313
与非门设计
开始第一个实例,新建工程,选择目录,器件,“finish”完成。芯片选择cycloneIV系列EP4CE10F17C8使用原理图设计文件,file下新建原理图设计文件,下一篇使用源文件输入,进入符号窗口,添加与非门器件、输入、输出编辑管脚,连线最终如下图编译如下分析综合,有一个逻辑单元,3个管脚新建波形文件设置激励输入信号功能仿真和时序仿真,不知道为什么时序仿真我这边出来无延迟引脚分配8个IO块,和爱板评测文章一样与非门设计...
suoma Altera SoC
TLC2543C,TLC2543I 12位开关电容型逐次逼近模数转换器
TLC2543是德州仪器公司生产的12位开关电容型逐次逼近模数转换器,它具有三个控制输入端,采用简单的3线SPI串行接口可方便地与微机进行连接,是12位数据采集系统的最佳选择器件之一。TLC2543与外围电路的连线简单,三个控制输入端为CS(片选)、输入/输出时钟(I/OCLOCK)以及串行数据输入端(DATAINPUT)。片内的14通道多路器可以选择11个输入中的任何一个或3个内部自测试电压中的一个,采样-保持是自动的,转换结束,EOC输出变高。  TLC2543的主要特性如下...
fighting 模拟与混合信号
2812的AD转换问题
最近在学2812的片内AD转换,有几个问题不明白,请教大家:1、从AD转换被触发到一次AD转换完毕发生中断这个过程有多长的时间?2、AD转换的结果在结果寄存器中是怎么保存的?不管设置的是用哪个通道转换,结果都是从RESULT0寄存器开始保存的吗?一次保存多少个数据?3、我只设置了一个通道来进行转换,而且每次都是从RESULT0来把结果读到一个数组中,这个数组的长度设置有没有什么标准?我发现AD转换一次,这个存结果的数组中发生变化的个数很多而且每次都不一样,请问这正常吗?敬请高手解答!谢谢...
saturday 微控制器 MCU
avr 调试软件stdio 4.10版本
第一部分avr调试软件stdio4.10版本第二部分第三部分辛苦了,是神马宝贝呀?这年头流行啥都叫studio.....:o哈哈avr的调试软件干嘛不直接到Atmel的老窝里去掏?这本来就是免费开放的东东,谁都可以随便拿的,4.10版可算远古年代的出土文物了。07年3月:4.13版07年9月:4.13sp107年12月:4.13sp208年4月:4.14版(目前最新)Atmel的老窝 天哪,这不是AVRStudio吗?哈,仙猫的说话总是很油墨...
njlianjian Microchip MCU
【基于KW41Z的环境传感器】第4贴 - Rasp Pi3B用Python脚本处理测量数据并推送到手机
第3贴中通过调用BlueZ协议栈中的gatttool等命令通过BLE将数据从KW41Z中读了出来。但是最终需要实现程序的自动运行,并且,需要对读到的HEX数据进行解析,然后推送给手机。因此,还有2步要做,解析命令,以及找到一个合适的远程通知推送服务。1.解析命令,计划使用一个script来做,可以使用bashshell,也可以使用python来写。考虑到还需要在script中调用BlueZ的命令,可以使用bash来调用或者Python来直接通过os.system函数运行其他程序。...
liyuyao001 NXP MCU
altera的FIR ip核为什么不能仿真呢?[更新1]
添加了个FIR的ip核,但是modelsim仿真一直输出都是0,参数设置如下调用如下fir50ordermyFIR(.clk(clk),.reset_n(rst_n),.ast_sink_valid(1\'b1),.ast_source_ready(1\'b1),.ast_sink_error(2\'b0),.ast_sink_data(if_multed),.ast_source_data(zf_fir));看了simulation...
astwyg FPGA/CPLD