KY1302
Trickle Charge Timekeeping Chip
产品特点:
实时钟计秒、分、时、一个月中的日期、月、
一周中的每天、到 2100 年的闰年;
31X8 RAM;
串行 IO 以节省引脚数目;
1.3~5.5V 全工½电压范围(1.3~5.5V 电压可选,
可完全单电池供电);
2.5V 下消耗小于 300nA 电流;
时钟或者 RAM 数据可以单字节或者多字节传输;
SOIC8、SOP8 或者 DIP8 封装;
简单的 3 线界面;
TTL 兼容;
可选工业级温度范围:-40½85 度。
引脚分配和说明:
管脚定义
外引脚序号
1
2
3
4
5
6
7
8
引脚名称
VCC2
X1
X2
GND
电源电压
32.768kHZ 晶振输入
32.768kHZ 晶振输出
地
复½
数据传输口
数据传输时钟
电源电压
功½
I/O
P
I
O
P
I
I/O
I
P
RST
I/O
SCLK
VCC1
订货信息
PART
KY1302
KY1302N
KY1302S
KY1302SN
KY1302Z
KY1302ZN
TEMP RANGE
0°C to +70°C
-40°C to +85°C
0°C to +70°C
-40°C to +85°C
0°C to +70°C
-40°C to +85°C
PIN-PACKAGE
8 PDIP (300 mils)
8 PDIP (300 mils)
8 SO (208 mils)
8 SO (208 mils)
8 SO (150 mils)
8 SO (150 mils)
TOP MARK
KY1302
KY1302
KY1302S
KY1302S
KY1302Z
KY1302ZN
KY1302 DS Rev1.0
KEYSEMI Proprietary Information Unauthorized Photocopy and Duplication
Prohibited © 2017 KEYSEMI All Rights Reserved
KY1302
Trickle Charge Timekeeping Chip
芯片参数:
1、
极限参数:
每一个管脚到地电压:-0.5V~7.0V;
工½温度:0½70 度;
存储温度:-55~125 度;
2、 推荐直流工½条件:(0~70 度)
参数
VCC1,VCC2
逻辑 1 输入 VIH
逻辑 0 输入 VIL
VCC=1.3V
VCC=5V
条件
最小
1.3
2.0
-0.2
-0.3
典型
最大
5.5
VCC+0.3
+0.3
+0.8
单½
V
V
V
V
3、 直流电参数:(0~70 度)(VCC=2~5.5V)
参数
输入漏电流
I/O 漏电路
逻辑 1 输出
符号
ILI
ILO
VOH
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
VCC=2V
VCC=5V
1.2
2.4
条件
最小
典型
105
105
4.7
4.7
0.4
0.4
0.06
0.763
0.119
0.659
4
18
0.092
0.946
7.5
23.8
7.4
23.3
0.4
0.4
0.3
1.2
0.3
1
100
100
0.4
1.28
25
81
25
80
最大
500
500
单½
uA
uA
V
V
V
V
mA
mA
uA
uA
nA
nA
mA
mA
uA
uA
uA
uA
Notes
6
6
2
逻辑 0 输出
VOL
3
工½电流
ICC1A
5,12
时钟保持电流
ICC1T
4,12
待机电流
ICC1S
10,12,14
工½电流
ICC2A
5,13
时钟保持电流
ICC2T
4,13
待机电流
ICC2S
10,13
KY1302 DS Rev1.0
KEYSEMI CORPORATION
2
KY1302
Trickle Charge Timekeeping Chip
R1
2
4
8
0.7
kΩ
kΩ
kΩ
V
涓流充电电
阻
涓流充电二
极管压降
R2
R3
V
TD
4、 交流参数:(0~70 度)
参数
时钟频率
符号
fCLK
条件
最小
典型
最大
0.5
2
单½
MHZ
VCC=1.3V
VCC=5V
功½框图和简单功½描述:
KY1302 包含了一个时钟/日历实时钟以及 32 字节的静态 RAM,它通过一个简单的串行界面和微控制器通
讯;时钟/日历实时钟提供了秒、分、时、天、月以及年的信息;每个月的最后一天根据该月是否有31 天而自动
调节,包括闰年的校正;时钟可以是 12 小时或者 24 小时制,并加以 AM 或者 PM 提示;
KY1302 与微控制器之间的界面是一个简单的同步串行通讯接口,只有 CLK、RST 、和 I/O 三根线;
KY1302 采用½功耗设计。
功½框图:
KY1302 DS Rev1.0
KEYSEMI CORPORATION
3
KY1302
Trickle Charge Timekeeping Chip
电路包括移½寄存器、控制逻辑模块、晶振、实时钟模块以及 RAM 等几个功½模块;在开始传递数据前,
RST 变为高,8 bits 数据进入移½寄存器,可以是地址或者½令信息;数据在SCLK 上升沿串行输入;第一个
8 ½数据用来制定哪 40 个字节数据将被操½,不管是读操½或者是写操½;也不管是单字节操½还是多字节
操½。½令字节的输入是最½½Bti0(LSB)先输入。
主要模块工½原理:
1、 ½令字节格式:
7
1
6
RAM
CK
5
A4
4
A3
3
A2
2
A1
1
A0
RD
0
W
每次数据传递½通过½令字节来进行初始化;最高½必须是“1”,如果是“0”的话写进 KY1302将无效;
bit6=0 表示时钟/日历数据,=1 表示 RAM 数据;bit1~bit5 指定目标寄存器地址;bit0=0表示写操½,
=1 表示读操½。
2、 复½和时钟控制、数据输入/输出以及多字节模式:
RST 引脚是电路的复½引脚,½电平有效。所有数据传输½必须设½ RST 为高;一旦 RST 是½那么
数据立即停止传输。在上电复½过程中, RST 必须保持½电平, 直到 Vcc≥1.3V, 同时 SCLK 也必须是½电平。
RST 有两个功½:第一:启动控制逻辑;第二:提供一种方法来决定是单字节还是多字节传输;
数据输入
在前面 8 个SCLK 时钟输入写½令字节后,在下一个 8 个 SCLK 上升沿输入数据。 数据输入先从 bit0 开
始。
数据输出
在前面 8 个 SCLK 时钟输入读½令字节后,数据在 SCLK 时钟的下降沿输出。数据输出从 bit0开始。
数据传输时序图(单字节传输):
注:上图 I/O 中 bit5 应 为 A4,bit6 应为 R/C; 数据传输时序图(多字节传输)
:
KY1302 DS Rev1.0
KEYSEMI CORPORATION
4
KY1302
Trickle Charge Timekeeping Chip
数据传输时序图(多字节传输):
注:上图 I/O 中 bit6 应为R/C;bit7 应为 1;
3、 时钟/日历、时钟停止标志、AM/PM 12-24 小时模式以及写保护½:
时钟/日历信息以 BCD 格式包含在七个读/写寄存器中,见下图:
寄存器地址:
SEC
1
0
0
0
0
0
0
RD
W
寄存器定义:
00 – 59
CH
10 SEC
SEC
寄存器地址:
MIN
1
0
0
0
0
0
1
RD
W
寄存器定义:
00 – 59
1
10 MIN
MIN
寄存器地址:
HR
1
0
0
0
0
1
0
RD
W
KY1302 DS Rev1.0
KEYSEMI CORPORATION
5