首页 > 器件类别 > 无源元件 > 振荡器

637V20003A3T

LVDS Output Clock Oscillator, 200MHz Nom,

器件类别:无源元件    振荡器   

厂商名称:CTS

器件标准:

下载文档
器件参数
参数名称
属性值
是否Rohs认证
符合
Objectid
1947789214
Reach Compliance Code
compliant
Country Of Origin
Japan, South Korea
YTEOL
6.8
其他特性
STANDBY; ENABLE/DISABLE FUNCTION; COMPLEMENTARY OUTPUT; TR, 7 INCH
最长下降时间
0.7 ns
频率调整-机械
NO
频率稳定性
50%
JESD-609代码
e4
安装特点
SURFACE MOUNT
标称工作频率
200 MHz
最高工作温度
60 °C
最低工作温度
-10 °C
振荡器类型
LVDS
输出负载
100 OHM
物理尺寸
7.0mm x 5.0mm x 2.0mm
最长上升时间
0.7 ns
最大供电电压
3.465 V
最小供电电压
3.135 V
标称供电电压
3.3 V
表面贴装
YES
最大对称度
55/45 %
端子面层
Gold (Au) - with Nickel (Ni) barrier
文档预览
 
Model 637 
Features 
Ceramic Surface Mount Package 
Very Low Phase Jitter Performance, 500fs Maximum 
Fundamental or 3
rd
 Overtone Crystal Design 
Frequency Range 10 – 320MHz * 
+2.5V or +3.3V Operation 
Output Enable Standard 
Tape and Reel Packaging, EIA‐418 
Very Low Jitter LVPECL or LVDS Clock  
 
Part Dimensions: 
7.0 × 5.0 × 2.0mm • 178.462mg 
 
Applications 
SerDes 
Storage Area Networking 
Broadband Access 
SONET/SDH/DWDM 
PON 
Ethernet/GbE/SyncE 
Fiber Channel 
Test and Measurement 
Standard Frequencies 
‐ 25.00MHz 
 
‐ 50.00MHz 
 
‐ 100.00MHz 
 
‐ 125.00MHz 
 
‐ 155.52MHz 
 
‐ 156.25MHz 
 
 
‐ 161.1328MHz 
‐ 187.50MHz 
‐ 200.00MHz 
‐ 212.50MHz 
‐ 250.00MHz 
‐ 312.50MHz 
* Check with factory for availability. 
Description  
CTS Model 637 is a low cost, high performance clock oscillator supporting differential LVPECL or LVDS outputs.  
Employing the latest IC technology, M637 has excellent stability and low jitter/phase noise performance.  
Ordering Information
Model
637
Output Type
P
 
Frequency Code
[MHz]
X X X or X X XX
Frequency 
Stability
3
Temperature 
Range
I
Supply
Voltage
3
Packaging
T
Code
P
L
E
V
Output
LVPECL ‐ Pin 1 Enable
LVDS ‐ Pin 1 Enable
LVPECL ‐ Pin 2 Enable
LVDS ‐ Pin 2 Enable
Code
6
5
3
2
Stability
±20ppm 
±25ppm
±50ppm
±100ppm
2
Code
2
3
Voltage
+2.5Vdc
+3.3Vdc
Code
Frequency
1
Product Frequency Code 
Code Temp. Range
‐10°C to +60°C
A
‐20°C to +70°C
C
‐40°C to +85°C
I
Packing
Code
1k pcs./reel
T
Notes:
1] Refer to document 016‐1454‐0, Frequency Code Tables.  3‐digits for frequencies <100MHz, 4‐digits for frequencies 100MHz or greater.
2] Consult factory for availability of 6I Stability/Temperature combination.
Not all performance combinations and frequencies may be available.
Contact your local CTS Representative or CTS Customer Service for availability.
 
DOC# 008‐0453‐0  Rev. B  
 
 Page 1 of 8 
©2015  CTS®  Corporation. 
 
Information/product(s)  subject  to  change.  No  warranty  that  product(s)  will  meet  the  stated  specifications  for  customer  specific  applications  or  test 
equipment. Visit www.ctscorp.com for list of applicable patent(s), more information, or to request a quote. 
Model 637
 
Very Low Jitter LVPECL or LVDS Clock 
Electrical Specifications 
Operating Conditions
 P
ARAMETER
 Maximum Supply Voltage
 Supply  Voltage
 Supply  Current
  LVP
ECL
  LVDS
 O
perating Temperature
 Storage Temperature
T
A
T
STG
I
CC
Maximum Load
‐20
‐40
‐40
55
45
+25
88
66
+70
+85
+125
mA
SYMBO L
V
CC
V
CC
CO NDITIO NS
±5%
MIN
‐0.5
2.375
3.135
TYP
2.5
3.3
MAX
5.0
2.625
3.465
UNIT
V
V
°C
°C
Frequency Stability
 P
ARAMETER
 Frequenc
y
 Range
  LVP
ECL
  LVDS
 Frequenc
y
 Stability
[Note 1]
SYMBO L
f
O
CO NDITIO NS
MIN
TYP
10 ‐ 320
10 ‐ 320
MAX
UNIT
MHz
±ppm
3
ppm
Δf/f
O
Δf/f
25
First Year @ +25°C, nominal V
CC
‐3
20, 25, 50 or 100
 Aging
1.] Inclusive of initial tolerance at time of shipment, c hanges in supply voltage, load, temperature and 1st year aging.
Output Parameters
 P
ARAMETER
 O
utput Type
 O
utput Load
SYMBO L
R
L
V
OH
 O
utput Voltage Levels
V
OL
V
OH
V
OL
 O
utput Duty
 Cy
c le
 Rise and Fall Time
SYM
T
R
, T
F
CO NDITIO NS
Terminated to V
CC
 ‐ 2.0V
PECL Load, ‐20°C to +70°C
V
CC
 ‐ 1.025
V
CC
 ‐ 1.810
V
CC
 ‐ 1.085
V
CC
 ‐ 1.830
45
MIN
TYP
LVPECL
50
0.3
LVDS
0.90
45
247
1.125
100
1.43
1.10
330
1.25
0.4
1.60
55
454
1.375
0.7
V
CC
 ‐ 0.880
V
CC
 ‐ 1.620
V
CC
 ‐ 0.880
V
CC
 ‐ 1.555
55
0.7
MAX
UNIT
Ohms
V
PECL Load, ‐40°C to +85°C
@ V
CC
 ‐ 1.3V
@ 20%/80% Levels, R
L
 = 50 Ohms
V
%
ns
 O
utput Type
 O
utput Load
 O
utput Voltage Levels
 O
utput Duty
 Cy
c le
 Differential O
utput Voltage
 O
ffset Voltage
 Rise and Fall Time
R
L
V
OH
V
OL
SYM
V
OD
V
OS
T
R
, T
F
Between Outputs
LVDS Load
@ 1.25V
R
L
 = 100 Ohms
LVDS Load
@ 20%/80% Levels, R
L
 = 100 Ohms
Ohms
V
%
mV
V
ns
 
 
 
DOC# 008‐0453‐0  Rev. B  
 
 Page 2 of 8 
©2015  CTS®  Corporation. 
 
Information/product(s)  subject  to  change.  No  warranty  that  product(s)  will  meet  the  stated  specifications  for  customer  specific  applications  or  test 
equipment. Visit www.ctscorp.com for list of applicable patent(s), more information, or to request a quote. 
Model 637
 
Very Low Jitter LVPECL or LVDS Clock 
Electrical Specifications 
Output Parameters
 P
ARAMETER
 Start Up Time
 Enable Func
tion [Standby ]
   Enable Input Voltage
   Disable Input Voltage
   Disable Time
   Enable Time
 P
hase Jitter, RMS
 P
eriod Jitter, pk‐pk
 P
eriod Jitter, RMS
V
IH
V
IL
T
PLZ
T
PLZ
tjrms
pjpk‐pk
pjrms
Pin 1 or 2 Logic '1', Output Enabled
Pin 1 or 2 Logic '0', Output Disabled
Pin 1 or 2 Logic '0', Output Disabled
Pin 1 or 2 Logic '1', Output Enabled
Bandwidth 12 kHz ‐ 20 MHz
0.7V
CC
300
2.6
25
0.3V
CC
200
2
500
V
V
ns
ms
fs
ps
ps
SYMBO L
T
S
CO NDITIO NS
Application of V
CC
MIN
TYP
2
MAX
5
UNIT
ms
 
 
Enable Truth Table 
Pin 1 or Pin 2 
Logic ‘1’ 
Open 
Logic ‘0’ 
Pin 4 & Pin 5 
Output 
Output 
High Imp. 
 
Test Circuit 
LVPECL 
LVDS
 
 
 
Output Waveform 
LVPECL or LVDS 
 
DOC# 008‐0453‐0  Rev. B  
 
 Page 3 of 8 
©2015  CTS®  Corporation. 
 
Information/product(s)  subject  to  change.  No  warranty  that  product(s)  will  meet  the  stated  specifications  for  customer  specific  applications  or  test 
equipment. Visit www.ctscorp.com for list of applicable patent(s), more information, or to request a quote. 
Model 637
 
Very Low Jitter LVPECL or LVDS Clock 
Electrical Specifications 
Performance Data 
Phase Noise [typical] 
25MHz, LVPECL, V
CC 
= 3.3V, T
A
 = +25°C 
 
 
100MHz, LVPECL, V
CC 
= 3.3V, T
A
 = +25°C 
 
DOC# 008‐0453‐0  Rev. B  
 
 Page 4 of 8 
©2015  CTS®  Corporation. 
 
Information/product(s)  subject  to  change.  No  warranty  that  product(s)  will  meet  the  stated  specifications  for  customer  specific  applications  or  test 
equipment. Visit www.ctscorp.com for list of applicable patent(s), more information, or to request a quote. 
Model 637
 
Very Low Jitter LVPECL or LVDS Clock 
Electrical Specifications 
Performance Data 
Phase Noise [typical] 
312.50MHz, LVPECL, V
CC 
= 3.3V, T
A
 = +25°C 
 
 
155.52MHz, LVDS, V
CC 
= 3.3V, T
A
 = +25°C 
 
DOC# 008‐0453‐0  Rev. B  
 
 Page 5 of 8 
©2015  CTS®  Corporation. 
 
Information/product(s)  subject  to  change.  No  warranty  that  product(s)  will  meet  the  stated  specifications  for  customer  specific  applications  or  test 
equipment. Visit www.ctscorp.com for list of applicable patent(s), more information, or to request a quote. 
查看更多>
热门器件
热门资源推荐
器件捷径:
00 01 02 03 04 05 06 07 08 09 0A 0C 0F 0J 0L 0M 0R 0S 0T 0Z 10 11 12 13 14 15 16 17 18 19 1A 1B 1C 1D 1E 1F 1H 1K 1M 1N 1P 1S 1T 1V 1X 1Z 20 21 22 23 24 25 26 27 28 29 2A 2B 2C 2D 2E 2F 2G 2K 2M 2N 2P 2Q 2R 2S 2T 2W 2Z 30 31 32 33 34 35 36 37 38 39 3A 3B 3C 3D 3E 3F 3G 3H 3J 3K 3L 3M 3N 3P 3R 3S 3T 3V 40 41 42 43 44 45 46 47 48 49 4A 4B 4C 4D 4M 4N 4P 4S 4T 50 51 52 53 54 55 56 57 58 59 5A 5B 5C 5E 5G 5H 5K 5M 5N 5P 5S 5T 5V 60 61 62 63 64 65 66 67 68 69 6A 6C 6E 6F 6M 6N 6P 6R 6S 6T 70 71 72 73 74 75 76 77 78 79 7A 7B 7C 7M 7N 7P 7Q 7V 7W 7X 80 81 82 83 84 85 86 87 88 89 8A 8D 8E 8L 8N 8P 8S 8T 8W 8Y 8Z 90 91 92 93 94 95 96 97 98 99 9A 9B 9C 9D 9F 9G 9H 9L 9S 9T 9W
需要登录后才可以下载。
登录取消