首页 > 器件类别 > 嵌入式处理器和控制器 > 微控制器和处理器

A0850MPR2B

Microprocessor, 32-Bit, 850MHz, CMOS, CPGA462

器件类别:嵌入式处理器和控制器    微控制器和处理器   

厂商名称:AMD(超微)

厂商官网:http://www.amd.com

下载文档
器件参数
参数名称
属性值
厂商名称
AMD(超微)
零件包装代码
PGA
包装说明
PGA,
针数
462
Reach Compliance Code
unknown
ECCN代码
3A001.A.3
位大小
32
边界扫描
YES
最大时钟频率
100 MHz
外部数据总线宽度
64
格式
FLOATING POINT
集成缓存
YES
JESD-30 代码
S-CPGA-P462
低功率模式
YES
端子数量
462
封装主体材料
CERAMIC, METAL-SEALED COFIRED
封装代码
PGA
封装形状
SQUARE
封装形式
GRID ARRAY
认证状态
Not Qualified
速度
850 MHz
最大供电电压
1.85 V
最小供电电压
1.65 V
标称供电电压
1.7 V
表面贴装
NO
技术
CMOS
端子形式
PIN/PEG
端子位置
PERPENDICULAR
uPs/uCs/外围集成电路类型
MICROPROCESSOR
文档预览
Preliminary Information
AMD Athlon
Processor
PGA
Data Sheet
TM
Publication #
23792
Rev:
C
Issue Date:
August 2000
Preliminary Information
© 2000 Advanced Micro Devices, Inc.
All rights reserved.
The contents of this document are provided in connection with Advanced
Micro Devices, Inc. (“AMD”) products. AMD makes no representations or
warranties with respect to the accuracy or completeness of the contents of
this publication and reserves the right to make changes to specifications and
product descriptions at any time without notice. No license, whether express,
implied, arising by estoppel or otherwise, to any intellectual property rights
is granted by this publication. Except as set forth in AMD’s Standard Terms
and Conditions of Sale, AMD assumes no liability whatsoever, and disclaims
any express or implied warranty, relating to its products including, but not
limited to, the implied warranty of merchantability, fitness for a particular
purpose, or infringement of any intellectual property right.
AMD’s products are not designed, intended, authorized or warranted for use
as components in systems intended for surgical implant into the body, or in
other applications intended to support or sustain life, or in any other applica-
tion in which the failure of AMD’s product could create a situation where per-
sonal injury, death, or severe property or environmental damage may occur.
AMD reserves the right to discontinue or make changes to its products at any
time without notice.
Trademarks
AMD, the AMD logo, AMD Athlon, and combinations thereof, and 3DNow! are trademarks of Advanced Micro
Devices, Inc.
MMX is a trademark of Intel Corporation.
Digital and Alpha are trademarks of Digital Equipment Corporation.
Other product names used in this publication are for identification purposes only and may be trademarks of
their respective companies.
Preliminary Information
23792C—August 2000
AMD Athlon™ Processor PGA Data Sheet
Contents
Revision History. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . xi
About This Data Sheet1
1
2
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
1.1
2.1
2.2
2.3
2.4
AMD Athlon™ Processor Microarchitecture Summary . . . . . 4
Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Signaling Technology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
Push-Pull (PP) Drivers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
AMD Athlon System Bus Signals . . . . . . . . . . . . . . . . . . . . . . . 8
Interface Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7
3
4
Logic Symbol Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9
Power Management . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
4.1
Power Management States . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
Full-On . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Halt State . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Stop Grant and Sleep States. . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Probe State. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13
Connection and Disconnection Protocol . . . . . . . . . . . . . . . . 13
Connection Protocol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14
Connection State Machines . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
4.2
5
6
Thermal Design . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
6.1
6.2
6.3
6.4
6.5
6.6
6.7
6.8
6.9
6.10
6.11
6.12
6.13
6.14
Conventions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22
Voltage Identification (VID[4:0]) . . . . . . . . . . . . . . . . . . . . . . 23
Frequency Identification (FID[3:0]) . . . . . . . . . . . . . . . . . . . . 23
SYSCLK and SYSCLK# . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
VCCA AC and DC Characteristics . . . . . . . . . . . . . . . . . . . . . 24
Decoupling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Operating Ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
Power Dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 25
SYSCLK and SYSCLK# AC and DC Characteristics . . . . . . 26
AMD Athlon System Bus Pins AC/DC Characteristics . . . . . 27
AMD Athlon System Bus AC Characteristics . . . . . . . . . . . . 28
General AC and DC Characteristics . . . . . . . . . . . . . . . . . . . . 29
APIC Pins AC and DC Characteristics . . . . . . . . . . . . . . . . . . 31
Contents
iii
Preliminary Information
AMD Athlon™ Processor PGA Data Sheet
7
23792C—August 2000
Signal and Power-Up Requirements . . . . . . . . . . . . . . . . . . . . 33
7.1
Power-Up Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Signal Sequence and Timing Description . . . . . . . . . . . . . . . . 33
Clock Multiplier Selection (FID[3:0]) . . . . . . . . . . . . . . . . . . . 36
Processor Warm Reset Requirements . . . . . . . . . . . . . . . . . . 38
The AMD Athlon Processor and Northbridge Reset Pins . . . 38
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Pinout Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Socket Tabs for Heatsink Clips . . . . . . . . . . . . . . . . . . . . . . . . 41
Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Pin List . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
Detailed Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
A20M# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
AMD Athlon System Bus Pins . . . . . . . . . . . . . . . . . . . . . . . . . 59
Analog Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
CLKFWDRST Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
CLKIN, RSTCLK (SYSCLK) Pins. . . . . . . . . . . . . . . . . . . . . . . 59
CONNECT Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
COREFB and COREFB# Pins . . . . . . . . . . . . . . . . . . . . . . . . . . 59
DBRDY and DBREQ# Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
FERR Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
FID[3:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
FLUSH# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
IGNNE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
INIT# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
INTR Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
JTAG Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
K7CLKOUT and K7CLKOUT# Pins. . . . . . . . . . . . . . . . . . . . . 61
Key Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
NC Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
NMI Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
PGA Orientation Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
PLL Bypass and Test Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
PWROK Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
SADDIN[1]# and SADDOUT[1:0]# Pins . . . . . . . . . . . . . . . . . 62
Scan Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
SCHECK[7:0]# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
SMI# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
STPCLK# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
SYSCLK and SYSCLK# Pins . . . . . . . . . . . . . . . . . . . . . . . . . . 63
SYSVREFMODE Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
VCCA Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
VID[4:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 63
VREFSYS Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 64
ZN, VCC_Z, ZP, and VSS_Z Pins . . . . . . . . . . . . . . . . . . . . . . . 64
7.2
8
Mechanical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
8.1
8.2
8.3
9
Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
9.1
9.2
9.3
iv
Contents
Preliminary Information
23792C—August 2000
AMD Athlon™ Processor PGA Data Sheet
10
Ordering Information . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
Standard AMD Athlon Processor Products . . . . . . . . . . . . . . . . . . . . 65
Appendix A Conventions and Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Signals and Bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
Data Terminology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 68
Abbreviations and Acronyms. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
Contents
v
查看更多>
如何测量嵌入式产品实时性能
开发者在选择 嵌入式 产品 RTOS 时, 实时性能 是最重要的标准之一。嵌入市场研究...
frozenviolet 汽车电子
AG32 下的分散加载
AG32 下的分散加载 分散加载: 在实际应用中,有时候需要强制把一段数据,或...
HIZYUAN 综合技术交流
金属外壳引出一根铁线接地 但是供电是两相插头危不危险
金属外壳引出一根铁线接地 但是供电是两相插头危不危险 金属外壳引出一根铁线接地 但是供电是两相插头危...
冰魄3009 模拟电子
Using cable "USB-Blaster [USB-0]", device 1, instance 0x00
Using cable \"USB-Blaster \", device 1, instance 0...
eeleader FPGA/CPLD
吴鉴鹰老师的开发板到了,希望自己可以坚持把单片机学好,开贴记录自己学习单片机...
吴鉴鹰单片机开发板今天刚到,我要开贴记录自己的学习历程,希望自己可以坚持,我会定期分享自己的学习心得...
我是糕肤摔 单片机
MicroPython 移植到 WCH-CH32V307 RISC-V 单片机
概述 CH32V305/7系列是基于32位RISC-V设计的互联型微控制器,配备了硬件堆栈...
dcexpert MicroPython开源版块
热门器件
热门资源推荐
器件捷径:
L0 L1 L2 L3 L4 L5 L6 L7 L8 L9 LA LB LC LD LE LF LG LH LI LJ LK LL LM LN LO LP LQ LR LS LT LU LV LW LX LY LZ M0 M1 M2 M3 M4 M5 M6 M7 M8 M9 MA MB MC MD ME MF MG MH MI MJ MK ML MM MN MO MP MQ MR MS MT MU MV MW MX MY MZ N0 N1 N2 N3 N4 N5 N6 N7 N8 NA NB NC ND NE NF NG NH NI NJ NK NL NM NN NO NP NQ NR NS NT NU NV NX NZ O0 O1 O2 O3 OA OB OC OD OE OF OG OH OI OJ OK OL OM ON OP OQ OR OS OT OV OX OY OZ P0 P1 P2 P3 P4 P5 P6 P7 P8 P9 PA PB PC PD PE PF PG PH PI PJ PK PL PM PN PO PP PQ PR PS PT PU PV PW PX PY PZ Q1 Q2 Q3 Q4 Q5 Q6 Q8 Q9 QA QB QC QE QF QG QH QK QL QM QP QR QS QT QV QW QX QY R0 R1 R2 R3 R4 R5 R6 R7 R8 R9 RA RB RC RD RE RF RG RH RI RJ RK RL RM RN RO RP RQ RR RS RT RU RV RW RX RY RZ
需要登录后才可以下载。
登录取消