首页 > 器件类别 >

I408-36632FA-20.000

Leaded Oscillator, OCXO Metal Package, 26 mm X 26 mm

厂商名称:ILSI

厂商官网:http://www.ilsiamerica.com

下载文档
文档预览
Leaded Oscillator, OCXO
Metal Package, 26 mm X 26 mm
Frequency
Output Level
Level
Duty Cycle
Rise / Fall Time
Output Load
Supply Voltage
Current (Warm Up)
Current @ +25 C
Control Voltage (“V” option)
Slope
Temperature
Operating
Storage
Environmental
Package Information
1.000 MHz to 150.000 MHz
TTL
HC-MOS
‘0’= 0.4 VDC Max., ‘1’ = 2.4 VDC Min.
‘0’ = 0.1 Vcc Max., ‘1’= 4.5 VDC Min.
Specify 50%
10% or
5% See Table
10 nS Max. @ Fo < 16 MHz, 5 nS Max. @ Fo > 16 MHz
5 TTL
See Table
5.0 VDC
5%
600 mA Max.
250 mA @ 5 VDC
2.5 VDC
2.0 VDC,
8
ppm Min. for AT cut
Positive
See Operating Temperature Table
-40 C to +85 C
See Appendix B for information
MSL = N.A., Termination = e1
I408 Series
Sine
+4 dBm,
3 dBm
N.A.
N.A.
50 Ohms
Part Number Guide
Package
Input
Voltage
5 = 5.0 V
9 = 12 V
I408 -
3 = 3.3V
Operating
Temperature
7 = 0 C to +50 C
1 = 0 C to +70 C
6 = -10 C to +70 C
3 = -20 C to +70 C
Sample Part Number:
Symmetry
(Duty Cycle)
5 = 45 / 55 Max.
6 = 40 / 60 Max.
I408 - 5151YVA - 20.000 MHz
Output
Stability
(in ppm)
Y =
0.5
1 =
0.25
2 =
0.1
3 =
0.05
*
Voltage
Control
V = Controled
F = Fixed
Crysta
l Cut
A = AT
S = SC
- 20.000 MHz
Frequency
1 = 10TTL / 15 pF HC-MOS
3 = 15 pF HC-MOS
6 = 30 pF
A = Sine
5 =
0.015
*
NOTE: A 0.01 µF bypass capacitor is recommended between Vcc (pin 4) and Gnd (pin 2) to minimize power supply noise.
* - Not available for all temperature ranges.
12/10_B
ILSI America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
Specifications subject to change without notice
查看更多>
降压稳压器基础架构
降压稳压器是一种能使输出电压降低,然后通过连接到误差放大器反相输入端的分压电阻采样,误差放大器的...
qwqwqw2088 模拟与混合信号
AVR入门最好教材,没有之一
很不错的。配合CVAVR3.12版本使用 AVR入门最好教材,没有之一 谢谢分享 下了第一个,文件...
一颗心的思考 Microchip MCU
做图像处理 请问用ARM还是DSP?
具体如下,需要红外图像及普通视频图像的实时无线传输,其中红外图像处理时,如果遇到生物的话,需要进行确...
Yoona_iu 嵌入式系统
郁闷,创业之路在哪里?
本人研究生毕业后做了6年的通讯软件开发, 一直在琢磨怎么发财阿? 我的qq : 648119...
leo2222 嵌入式系统
关于与电源并联的滤波电容的问题
通常需要在芯片的VCC端与电源进行连接时,需要并接一个电容并将该电容的另一端接地,说是用来滤除电源的...
FAKDZY 分立器件
开发日志(5)-附Altera FPGA开发板原理图
时间过去半年了,开发板的原理设计基本完成了。 最初是想将工程化的一些应用放到开发板上,使的开发板不要...
kdy FPGA/CPLD
热门器件
热门资源推荐
器件捷径:
00 01 02 03 04 05 06 07 08 09 0A 0C 0F 0J 0L 0M 0R 0S 0T 0Z 10 11 12 13 14 15 16 17 18 19 1A 1B 1C 1D 1E 1F 1H 1K 1M 1N 1P 1S 1T 1V 1X 1Z 20 21 22 23 24 25 26 27 28 29 2A 2B 2C 2D 2E 2F 2G 2K 2M 2N 2P 2Q 2R 2S 2T 2W 2Z 30 31 32 33 34 35 36 37 38 39 3A 3B 3C 3D 3E 3F 3G 3H 3J 3K 3L 3M 3N 3P 3R 3S 3T 3V 40 41 42 43 44 45 46 47 48 49 4A 4B 4C 4D 4M 4N 4P 4S 4T 50 51 52 53 54 55 56 57 58 59 5A 5B 5C 5E 5G 5H 5K 5M 5N 5P 5S 5T 5V 60 61 62 63 64 65 66 67 68 69 6A 6C 6E 6F 6M 6N 6P 6R 6S 6T 70 71 72 73 74 75 76 77 78 79 7A 7B 7C 7M 7N 7P 7Q 7V 7W 7X 80 81 82 83 84 85 86 87 88 89 8A 8D 8E 8L 8N 8P 8S 8T 8W 8Y 8Z 90 91 92 93 94 95 96 97 98 99 9A 9B 9C 9D 9F 9G 9H 9L 9S 9T 9W
需要登录后才可以下载。
登录取消