文档简介
北大微电子学系 于敦山 ppt文档
一、Verilog HDL:
Verilog应用
Verilog语言的构成元素
结构级描述及仿真
行为级描述及仿真
延时的特点及说明
介绍Verilog testbench
激励和控制和描述
结果的产生及验证
任务task及函数function
用户定义的基本单元(primitive)
可综合的Verilog描述风格
二、Cadence Verilog仿真器:
设计的编译及仿真
源库(source libraries)的使用
用Verilog-XL命令行界面进行调试
用NC Verilog Tcl界面进行调试
图形用户界面(GUI)调试
延时的计算及反标注(annotation)
性能仿真描述
如何使用NC Verilog仿真器进行编译及仿真
如何将设计环境传送给NC Verilog
周期(cycle)仿真
三、逻辑综合的介绍
简介
设计对象
静态时序分析 (STA)
design analyzer环境
可综合的HDL编码风格
可综合的Verilog HDL
Verilog HDL中的一些窍门
Designware库
综合划分
实验 (1)
四、设计约束( Constraint)
设置设计环境
设置设计约束
设计优化
设计编译
FSM的优化
产生并分析报告
实验 (2)
五、自动布局布线工具(Silicon Ensemble)简介
评论
加载更多
推荐下载
查看更多
精选文集
相关视频
推荐帖子