下载中心
使用MAX II CPLD作为模拟键盘编码器pdf
1星 发布者: baidu_linker

2013-09-22 | 1积分 | 321.6KB |  0 次下载

下载 收藏 评论

文档简介

CPLD 最常见的应用是键盘编码器。处理器、ASSP 或者ASIC 一般无法提供足够的引脚来实现键盘功能。I/O 扩展是CPLD 很普通的功能,使处理器采用很少的I/O 便可以解码规模较大的键盘。虽然MAX® 和MAX® II 等CPLD 可以提供足够的低成本I/O,但是在键盘解码时没有必要为每一开关提供一个I/O。采用较少的连线进行键盘解码的优点在于减少了键盘到主电路板的走线数量,降低了键盘区开关矩阵的复杂度。本应用笔记解释怎样利用MAX II 器件资源来解码只有两个I/O 和一个GND 引脚的大规模开关键盘。采用的解码方法适用于最少4 个开关、最多48 个开关的情况。

评论
相关视频
  • Verilog RTL编程实践

  • FPGA时序约束

  • 领航者ZYNQ开发板视频

  • Verilog HDL数字集成电路设计原理与应用

  • 正点原子领航者ZYNQ视频第一期FPGA设计篇

  • 赛灵思FPGA开发板图像及其数字处理

推荐帖子
精选电路图
  • PIC单片机控制的遥控防盗报警器电路

  • 使用ESP8266从NTP服务器获取时间并在OLED显示器上显示

  • 带有短路保护系统的5V直流稳压电源电路图

  • 如何构建一个触摸传感器电路

  • 如何调制IC555振荡器

  • 基于ICL296的大电流开关稳压器电源电路

×