下载中心
印制电路板的抗干扰(EMC)设计doc
1星 发布者: crazyjackson

2013-09-29 | 1积分 | 43.5KB |  0 次下载

下载 收藏 评论

文档简介
标签: 印制

印制

电路

电路

板的

板的

抗干

抗干

扰设

扰设

印制电路板的抗干扰设计 |印制电路板的抗干扰设计摘   要:本文以印制电路板的电磁兼容性为核心,分析了电磁干扰的产生机理,详细介绍了在设计和装配印制电路板时可采取的抗干扰措施。关键词:印制电路板;干扰;噪声;电磁兼容性引言   印制电路板的设计质量不仅直接影响到电子产品的可靠性,还关系到产品的稳定性,甚至是设计成败的关键。因此,在设绘印制板图时,除了要为电路中的元器件提供正确无误的电气连接外,还应充分考虑印制板的抗干扰性。基于电磁兼容性原则,抗干扰设计应包括三个方面:一是抑制噪声源,二是切断噪声传递途径,三是降低受扰设备的噪声敏感度。印制板的噪声抑制应从设计阶段开始,贯穿于电路原理图设计、印制板图设绘、元器件选用、印制板安装引线等一系列环节中。虽然各环节侧重不一,但又彼此呼应,都应认真对待。本文主要介绍在设计印制板时应该如何有效地抑制噪声。减少辐射噪声   印制电路板在工作时会向外辐射噪声而成为噪声源:电路板中信号线经接地回路传送到机壳,引起谐振,由机壳向外辐射强烈噪声;电路板信号经过信号电缆向外辐射噪声;电路板本身也直接向外辐射噪声。为削弱噪声辐射,可作如下处理:   (1)慎重选用器件。选用时需注意元器件的老化问题,并挑选热反馈影响小的器件。对高频电路,应选用适宜的芯片,以减少电路辐射。在选择逻辑器件时,要充分考虑其噪声容限指标:当单纯考虑电路的噪声容限时,最好用HTL,若兼顾功耗,则用VDD≥15V的CMOS为宜。   (2)使用多层印制电路板。这样可从结构上获得理想的屏蔽效果:以中间层作电源线或地线,将电源线密封在板内,两面做绝缘处理,可使流经上下面的开关电流彼此不影响;印制板内层做成大面积的导电区,各导线面之间有很大的静电电容,形成阻抗极低的供电线路,可有效预防电路板辐射和接收噪声。   (3)印制电路板“满接地”。绘……

评论
相关视频
  • 财哥说钛丝

  • 控制系统仿真与CAD

  • PLC功能指令应用详解

  • 微波毫米波电路分析与设计

  • Android车载系统框架

  • 天线原理与基本参数

推荐帖子
精选电路图
  • 离子检测器电路分析

  • 一个简单的立体声平衡指示器电路

  • 分享一个电网倾角计电路

  • 使用NE555和磁簧开关的橱柜照明电路

  • 电谐波图形均衡器示意图

  • 一种构建12V和230V双直流电源的简单方法

×