文档简介
介绍了一种基于DSP 的MPEG-4 视频压缩系统中,利用FPGA 控制视频数据实时采集并对原始视频数据进行预处理的设计方案及实现,解决了原始视频数据格式与MPEG-4 压缩算法不兼容的问题,从而提高视频压缩系统的整体性能。此设计充分利用FPGA 的高速并行处理能力,通过合理的调度,以较少的存储资源实现数据处理与传输。关键词:FPGA、视频压缩、预处理在基于DSP 的MPEG-4 视频压缩系统中,视频采集芯片采集的原始视频数据格式与MPEG-4 视频编码算法要求不一致,例如图像大小、YUV 信号比、 YUV 信号存储格式等。如果在DSP 中用软件实现数据量大但算法简单的数据格式转换,将大大加重DSP 负担,影响系统的整体性能。因此,需要为DSP 增加一个协处理器,对原始数据进行预处理,转换成算法需要的格式再交给DSP。随着现场可编程逻辑器件(FPGA) 速度与集成度的飞速提高, 使用FPGA 解决该问题也成为一个很好的选择。本文中以FPGA 作为DSP 的协处理器,实现视频数据的采集与预处理。
评论
加载更多
推荐下载
查看更多
精选文集
相关视频
推荐帖子