文档简介
摘要: 分析了传统全球定位系统(GPS)接收机中相关器芯片的功能特点,提出一种基于现场可编程门阵列(FPGA)的GPS算法快速验证平台.采取模块化设计方法,在FPGA上使用硬件描述语言编码实现12通道数字相关器的功能逻辑,并利用ARM微控制器对相关结果进行基带处理,完成对GPS卫星信号的载波解调、C/A码跟踪以及导航电文解码,给出了对实时运行结果的分析.该数字相关器在提供较高定位精度的同时,其各个功能模块可以即时修改和测试,大大缩短了信号处理算法的开发周期.
评论
加载更多
推荐下载
查看更多
精选文集
相关视频
推荐帖子