历史上的今天
今天是:2024年08月27日(星期二)
2018年08月27日 | 2018年“瑞萨杯”信息科技前沿专题邀请赛颁奖典礼顺利举行
2018-08-27
2018 年 8 月27日,中国西安讯 –全球领先的半导体解决方案供应商瑞萨电子株式会社(TSE:6723)今日宣布,由瑞萨电子独家冠名赞助的全国大学生电子设计竞赛2018年“瑞萨杯”信息科技前沿专题邀请赛(以下简称“瑞萨杯”信息科技前沿专题邀请赛)颁奖仪式于今日在西安电子科技大学顺利举行。
本届比赛由教育部高等教育司、工业和信息化部人事教育司主办,以信息技术、物联网(IoT)技术、智能互联技术在相关领域的应用与发展为方向,采用开放式命题,要求参赛队运用前沿科技,独立完成一个创新且具有一定功能的应用系统。本年度共有来自35所大学的90支队伍报名参加,4月至8月期间完成作品,专家于8月26日对提交的作品进行了综合测评,评选出了一、二、三等奖及最高奖“瑞萨杯”奖。
来自全国的参赛学生及其指导老师,以及来自教育部、工信部、陕西省教育厅相关领导、中国科学院、中国工程院院士代表、竞赛组委会相关领导、瑞萨电子代表、瑞萨电子代理商代表、媒体代表出席了颁奖仪式。竞赛组委会荣誉主任两院院士王越、瑞萨电子中国董事长兼总经理真冈朋光为摘得最高奖“瑞萨杯”的西安交通大学代表队颁发了奖项。
瑞萨电子于2008年至2017年连续5届赞助全国大学生电子设计竞赛,2018年再次启动新的10年合作,赞助“瑞萨杯”信息科技前沿专题邀请赛。今年是该赛事的首届竞赛,收到了许多精彩的作品,充分展现了同学们细致的观察力、丰富的想象力、良好的问题定义能力和严谨的综合工程能力。作品涉及了丰富的实际应用场景,包括校园智能管理、智能交通、智能医疗、智慧农业、智慧物流、智能家居、智能安防等,呈现了万物互联、智慧环保的时代气息。
作为独家赞助商,瑞萨电子向大赛提供了基于用于物联网产品开发平台Renesas SynergyTM SK-S7G2入门开发套件的大赛专用开发板,并提供了在线培训等技术支持,帮助同学们解决开发中遇到的实际困难,体验如何利用先进技术实现工程开发。许多参赛学生表示,“能在短时间内开发出完整的物联网应用设计,也有赖于功能强大的Renesas Synergy软硬件平台” 。该平台包括丰富的网络连接硬件及外设接口,可便捷的连接ZigBee, 5G, NB-IoT等通信模块;同时还包含了成熟的软件通讯协议栈,可便捷实时的对数据进行远程采集、传输,并对设备进行操控。此外Synergy平台还包含了可驱动TFT屏的硬件接口及与其配套的图形界面开发软件,可让用户快速的开发出友好的人机界面。这些功能极好的满足了同学们在开发物联网产品时的需求,缩短开发时间,把开发者从繁琐的底层软硬件平台搭建工作中解放出来,更专注于具体应用的开发,释放无限想象力。
面对教育部提出的面向未来的中国 “新工科”建设,培养具有工程能力、跨学科交叉融合能力的新型工科人才的方针,瑞萨电子希望借助“瑞萨杯”信息科技前沿专题邀请赛这一平台,推动中国大学生的实践能力和创新能力的提高,从而为中国电子设计及应用技术领域培养新型工程科技人才做出贡献。
瑞萨电子中国董事长真冈朋光表示:“非常感谢教育部和各大高校对本届比赛的大力支持。作为全新设立的信息科技前沿专题邀请赛的首届竞赛,今年吸引了许多优秀学子的热情参与,涌现出一批令人赞叹的设计作品,让我们看到了中国未来工程师的创新创造潜力。瑞萨电子非常荣幸能够通过这样的比赛,向未来的电子设计工程师介绍先进的技术、产品及解决方案,积极为中国的教育事业发展及半导体产业人才培育贡献力量。”
史海拾趣
|
CE5.0系统从NAND启动,系统起不来,串口显示“stepldr ldr” 环境:64M NAND+64MSDRAM WINCE 5.0 我将LOGO转化为二进制文件,通过JTAG烧写到NAND的第9~15块,其中(第0块为stepldr,1为TOC,2~8为EBOOT,第20开始是MBR),系统能正常显示并起来,但是当我插上短路帽从NAND启动的时候,发现系统起 ...… 查看全部问答> |
|
要求: 1、有通讯公司或电信公司行业工作背景; 2、熟悉FPGA,高速电路和信号设计、路由器、基站; 3、3-5年工作经验。英语良好。 有需要请发Email至:carol.gao@iSearch-consultant.com.cn 或电话:13910215642 … 查看全部问答> |
|
【资料名称】:华为生产计划手册 \'|:S:A\'j$y;`\"d&xmscbsc 移动通信论坛拥有30万通信专业人员,超过50万份GSM/3G等通信技术资料,是国内领先专注于通信技术和通信人生活的社区。;A#K3^9o8R3L%F.{4h#` 【资料作者】:华为移动通信,通信工程师 ...… 查看全部问答> |
|
例程是tcp_echoserver,将受到的数据包不做任何处理,直接发送到以太网口。我想处理收到的数据,在例程的recv回调函数中添加处理程序可以实现,现在的疑问是可以构建自己的上层应用函数,自己占有独立的数据包缓存空间,构成自己的回调函数,请大侠 ...… 查看全部问答> |
|
我是一名FPGA初学者,最近在论坛上大家都在谈论程序跑的速度,随后我也去看了看 但是就是不知道在quartus ii 里怎么去看?所以在此向各位请教,有quartus ii 的歩骤更好 谢谢了哈… 查看全部问答> |




