历史上的今天
今天是:2025年04月30日(星期三)
2019年04月30日 | 高云半导体推出HyperBusTM 接口软核
2019-04-30 来源:EEWORLD
广东高云半导体科技股份有限公司(以下简称“高云半导体”)作为全球发展最快的可编程逻辑公司,宣布其FPGA和可编程SoC产品可支持HyperBus™接口规范。HyperBus接口用于支持外部低引脚数的存储器和高云内部集成的PSRAM存储器。

HyperBus存储器是一种提供低引脚数的高速接口存储器,非常适合于专注边缘应用的高云半导体FPGA产品。高云半导体FPGA器件内部集成高达64 Mbits的PSRAM,可使用HyperBus存储器接口IP直接访问8-16位可配置的DDR总线宽度。同时也可以通过HyperBus总线连接其他外部HyperRAM和HyperFlash存储设备。HyperBus接口仅需要11个引脚,可以使用片选信号复用额外的存储器。
高云半导体的uSoC FPGA还为内部处理器和内置PSRAM以及外部HyperRAM之间提供接口支持,使其成为消费和工业物联网应用的理想选择。高云半导体的小蜜蜂家族产品 GW1NSR-2C芯片内部集成了Arm Cortex M3微处理器,FPGA资源和PSRAM。 PSRAM通过HyperBus接口连接到微处理器,内部提供4MB的额外内存。如果需要,还可以添加外部存储器。
“低引脚数存储器对于嵌入式半导体应用的未来至关重要。虽然随着半导体技术的进步不断进步,当今逻辑器件的逻辑门数持续增加,但I/O数量通常保持不变,“高云半导体国际市场总监Grant Jennings表示,”因此,必须能够在同等数量的管脚上实现更多的计算和数据带宽。与使用传统内存的解决方案相比,高云半导体对HyperBus内存的支持可有效提高其引脚的利用率,从而降低功耗,降低成本和PCB尺寸。
在FPGA应用程序中使用HyperBus内存为嵌入式开发人员提供了创建独特解决方案的机会。在人工智能和机器学习应用中,相机数据采集或麦克风数据采集及HyperBus内存的数据缓存是非常理想的选择。同时,HyperBus存储器还可以用作帧缓存,在系统进入休眠状态或渲染新图形时保存最后一个视频帧。 FPGA还可用于桥接其他处理器接口,如QSPI或传统并行SRAM,可在PCB空间、布局或成本方面进行优化。
高云半导体的HyperBus存储器接口和集成PSRAM的FPGA器件现已投入生产。集成的PSRAM适用于基于Flash工艺和SRAM工艺的产品系列,封装外形尺寸小至4.5mm x 4.5mm,FPGA资源范围在2K-20K LUTs之间。
史海拾趣
|
引言随着微电子技术的不断发展,微处理器芯片的集成程度越来越高,单片机已可以在一块芯片上同时集成CPU、存储器、定时器/计数器、并行和串行接口、看门狗、前置放大器、A/D转换器、D/A转换器等多种电路,这就很容易将计算机技术与测量控制技术 ...… 查看全部问答> |
|
52.什么是Kickdown? 自动波的设计是会按发动机的负荷和油门的深度来调节档位,当驾驶者深踏油门,表示发动机不够力或驾驶者想加速,这时候自动波便会自动转低一至两档,协助加速.驾驶者利用这特性,每当要加速时深踏油门令波箱转档,这动作称为Kickdown. ...… 查看全部问答> |
|
Wince5.0 上菜单 build project和build OS的区别 菜单build project和build OS下都有build,sysgen,make image,两个菜单下的功能有什么区别啊… 查看全部问答> |
|
STM8S105S4 I2C这样配置可以从机发数据,从机接数据就不行,是什么问题 //I2C端口初始化 GPIO_Init(GPIOE,GPIO_PIN_1|GPIO_PIN_2, GPIO_MODE_OUT_OD_HIZ_SLOW); void I2C_init(void) { I2C_CCRH = 0; //标 ...… 查看全部问答> |
|
本帖最后由 paulhyde 于 2014-9-15 03:21 编辑 我用测量放大器AD620 输入信号为1KHz的正弦波 放大倍数设置为100倍 当输入信号为10mv时 仿真结果完全正确 但是当我把输入信号的幅值增加到1v时 &nbs ...… 查看全部问答> |




