历史上的今天
今天是:2024年09月24日(星期二)
2019年09月24日 | 特斯拉Model S与保时捷Taycan的攻防演练
2019-09-24 来源:eefocus
接前日的话题,在Nurburgring的赛道上,特斯拉的Plaid动力系统Model S原型车,和保时捷Taycan开始了单圈最快纪录的攻防演练,这涉及到两家公司的颜面问题。
Tesla Sep 20
Data from our track tests indicates that Model S Plaid can achieve 7:20 at the Nürburgring. With some improvements, 7:05 may be possible when Model S returns next month.
特斯拉推特
而昨天的故事,这台车用力过猛,拖回去了。

这里实际的问题,是在两台基于满电400V和满电800V的两台车,去赛道上去跑,看这个实际的功率在峰值输出500kW,在很长的直道中一致保持在250kW-450kW的输出

1)400V的电流瓶颈
折算下,跑完这7分钟电流的绝对数值其实保持在很高的数值上,和我们基于常规的考虑的工况真的不太一样

根据目前的披露信息,新的ModelS和Model X将采用全新的电池组,电池组中的单体电池为21700电池。新车将采用由三电机组成的动力系统,即前桥安装1台驱动电机,后桥安装2台驱动电机的布置形式,并将之前采用的异步电机更换为同步电机,这有点像之前FF91那样的模式了。

备注:这里是否保持模组形式变化,是值得考察的问题
和充电不一样,驱动系统引发的大电流,在整个放电回路产生的热损失,由于在高速环境下,撑也要撑下去,电路中的大电流会产生很高的热损失,因为所有部件(连接器、电缆、电池的电连接、母线排等)的电阻都难免会发热,导电元件和确定尺寸时考虑这些热损失,以免发生过载、过热或充电电流受控降额等问题。
而对于电芯来说,目前来说,特斯拉基于小电池并联可以弥补一定的分布性差异(这里主要是指采用成熟的圆柱小电芯的工艺稳定性有帮助,在目前特斯的成组下,提供电流的裕度要大一些),如果我们使用400V的240Ah(这个从成本来看比较优选的方案,不适合在这类性能车上使用)的大电芯,或者分为2个120Ah或者3个80Ah电芯来做,里面放电能力的一致性差异还是客观存在的。
对于这类车,整个热管理系统,最主要是电池系统=>驱动系统所需要遍历的电连接阻抗大的地方,都需要仔细做散热考虑。如果我们都按照400V来走,在这么高的电流阈值的保护机制下,有点难做。我们无从得知这台改造的Model S是在哪个环节发生过载导致损坏,但是基本的判断就是在持续时间上,按照原来2S、5S、30S的设计,无法和目前实际赛道上以3分钟的180S的电流需求进行匹配。
2)800V系统的潜力
这是在450/460kW下,两个电流的差异,我个人判断短期内特斯拉能继续在电流层面挖掘,但是保时捷也可以继续增大电流,从绝对的功率层面继续挖潜。

保时捷的平衡低速起步和高速效率问题,主要想在2档变速箱上解决问题。


散热的问题,在这个电流下是可控的,保时捷的这套散热的机制,其实和我们目前做的400V 200kW的峰值功率差不多的,是可以比对的。这也是我们看到Taycan和Audi Etron的电池散热相似的根本原因。

我个人判断,保时捷的工程师短期内对于高压过于自信,所以后续继续在赛道的竞争中,电流继续往上拉去争这个头把交椅。

小结:电动版本的F1只是个预演,我相信接下来的5-10年,包括奔驰、宝马的顶级电动跑车,也会在这个跑道上去争夺话语权,开发出一堆围绕性能的纯电产品出来。在这里面,需要把所有发热的地方全部以高效的热管理的措施控制住
史海拾趣
|
replyreload += \',\' + 375296; 本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 Timson,如果您要查看本帖隐藏内容请回复 … 查看全部问答> |
|
pxa270-s自定wince内核为何不识别activesync和usb鼠标? 使用的博创的intel xscale pxa270-s的实验平台 ,用pb5.0定制了mobile handler的内核,内核设置时选择了activesync,同时将博创的bsp(光盘提供的)板级支持包里的各个组件依次添加到了os design中,sysgen后得到的nk.bin传到板子上出现了wince的 ...… 查看全部问答> |
|
我的主板配置是pxa270+wce50,现在主板有个问题是usb device有点问题,MS activesync连接不上,通过查看PXA270的USBC_P,USBC_N两脚的信号,好像不对,但感觉查这两个信号也无法确定问题,其实USB device电路应该很简单,没有什么东西,但就是不通, ...… 查看全部问答> |
|
verilog顶层模块在例化时最好注解信号输入输出,这样方便理解 .trn_clk( trn_clk_c ), // I0 e+ V! r8 j; t1 `3 L .trn_reset_n( tr ...… 查看全部问答> |
|
while ((IFG1 & UTXIFG0)==0); 停止怎么解决? 初始化函数: void S_Init() { P6SEL&=~(SCK+SDA+SVCC); //选择P6.3 P6.4 为IO端口输出, P6.5输入 P6DIR|=(SCK+SVCC); P6DIR&=~SDA; BCSCTL1=(XT2OFF+RSEL2 ...… 查看全部问答> |
|
国标字库显示 http://hi.baidu.com/liangsir168/blog/item/0592c515ad722112c93d6d1a.html UCDOS中的点阵字库HZK12,HZK16,HZK24,ASC12,ASC16 如何在嵌入式系统中使用大 ...… 查看全部问答> |
|
arm-elf-gcc: installation problem, cannot exec `cpp0\': No such file or directory arm-elf-gcc: installation problem, cannot exec `cc1\': No such file or directory ubuntu 环境下编译 uclinux 出现的错误 当前环境变量 / ...… 查看全部问答> |




