历史上的今天
今天是:2024年12月08日(星期日)
2021年12月08日 | 新思科技和台积公司推动芯片创新,开发基于N4P制程技术
2021-12-08 来源:EEWORLD
新思科技和台积公司推动芯片创新,开发基于N4P制程技术的最广泛IP核组合
新思科技的DesignWare接口和基础IP为基于台积公司N4P制程的高性能计算和移动SoC设计提供优化的功耗和性能
要点:
DesignWare接口IP核为基于台积公司 N4P制程技术的计算密集芯片设计提供高带宽低延迟的广泛协议解决方案
DesignWare基础IP核提供高速、面积优化的低功耗嵌入式存储器、逻辑库、GPIO和TCAM基于台积公司N4P制程的广泛IP核组合是对新思科技经认证数字和定制设计方案的补充,极大加速了投片成功时间
新思科技(Synopsys, Inc.,)近日宣布与台积公司合作,基于台积公司N4P制程技术开发广泛的Synopsys DesignWare®接口和基础IP核组合,以促进芯片创新,助力开发者快速地成功设计出复杂的高性能计算(HPC) 和移动SoC。基于这一合作,开发者可基于台积公司的先进制程技术使用高质量IP核以实现设计和项目进度的严苛要求,并在性能、功耗、面积、带宽和延迟等方面进行优化。
台积公司设计基础设施管理事业部副总经理Suk Lee表示:“台积公司始终与我们的开放创新平台(OIP®)生态系统合作伙伴们密切合作,使下一代设计的功耗和性能能够基于我们最新的N4P制程技术实现显著提升。N4P技术可提供独特的PPA平衡,帮助客户持续交付领先的HPC、移动端和其他高性能产品。台积公司与新思科技将长期合作,持续提供基于台积公司先进制程技术的高质量DesignWare IP核,以N4P技术的优势赋能开发者,加快差异化产品的上市速度。”
新思科技营销和战略高级副总裁John Koeter表示:“我们开发基于台积公司N4P制程技术的DesignWare IP核,协助开发者快速将IP核集成到芯片设计中,并实现性能、功耗和面积的优化。新思科技一直致力于开发基于先进工艺技术的经过硅验证并符合标准的IP核,为开发者提供实现其设计要求的低风险路径。”
新思科技广泛的DesignWare IP核组合包括逻辑库、嵌入式存储器、IO、PVT监视器、嵌入式测试、模拟IP、接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP核整合进芯片,新思科技“IP Accelerated”计划提供IP核原型设计套件、IP核软件开发套件和IP核子系统。我们在IP核质量和全面技术支持方面进行了大量投资,以协助开发者降低集成风险,缩短产品上市时间。
下一篇:摩尔定律如何影响芯片测试产业?
史海拾趣
|
专业租赁、销售Agilent8960/E5515B/C,R/S CMU200,CMD55手机综合测仪(强势产品,可为您节约50%左右的成本) 电话:13168727426 成真 QQ:651301777 MSN:shaohong1022@hotmail.com 本公司专门从事射频、微波、电子测试仪器研发、销售、租赁 ...… 查看全部问答> |
|
1、如何选择PCB板材? 选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和 机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。 例如,现在常用的FR-4材质,在几个GHz的频率时 ...… 查看全部问答> |
|
调了好长时间的OTG的HOST功能. 现在有点眉目,但是如何判断HOST功能已经正常了? 现在U盘插上去后,灯闪了一下就灭了. 打印消息说, 已探测到外部设备插入,而且识别了设备的速度,然后就等待port的状态变化... 这种现象正常吗? 我 ...… 查看全部问答> |
|
现有两个WINCE下驱动项目外包: 1、S3C2416下驱动16C554多串口芯片的驱动程序 2、S3C2416的声音驱动(芯片的驱动代码有2442平台下的可以做参考) 有意者请加QQ嵌入式外包群:48348107 谢谢各位!… 查看全部问答> |
|
看到许多朋友抱怨LPC17xx的资料难找,发一套全套示例代码 这是一套基于LPC17XX各个模块的示例代码,开发环境是基于KEIL MDK的,我现在用LPC1756做开发,也是初次接触。 这套资料还比较齐全,给了我不少帮助,希望对你们有用。… 查看全部问答> |
|
本帖最后由 paulhyde 于 2014-9-15 04:02 编辑 2011年的国赛题目已经出来了。我大致看了一下,今年的题目大致可以分为四类,比以前分的类要少。下面大致说一下个人的理解。 今年的题目大致可分为四类:电源类、控制类、放大类、仪器仪表类。其中 ...… 查看全部问答> |




