历史上的今天
今天是:2024年12月21日(星期六)
2021年12月21日 | 昉•惊鸿7110高性能RISC-V视觉处理平台明年Q2量产
2021-12-21 来源:EEWORLD
昉•惊鸿7110高性能RISC-V视觉处理平台明年Q2量产
2021年12月17日,赛昉科技参加了在上海临港举办的首届滴水湖中国RISC-V产业论坛,并且参与了演讲和圆桌论坛环节。

赛昉科技资深产品经理赵晶现场发表演讲
在论坛上,赛昉科技资深产品经理赵晶奉上了精彩演讲,“凭借对于RISC-V的深刻理解,我们认为从RISC-V指令集到整个软件生态需要进行纵向贯通,除了要有CPU内核、处理器平台,还需要有硬件平台的加持,越来越多的开发者能够在硬件平台上去开发RISC-V应用、中间件及优化库,所有这些的实现都是要基于合适的处理器平台和硬件平台。”赵晶在会上介绍了赛昉科技自主开发的昉•惊鸿7110智能视觉处理平台,并且详细介绍了该平台的特点及应用场景。
据介绍,昉•惊鸿7110采用TSMC 28nm HPC+工艺,搭载64位高性能RISC-V四核处理器,工作频率1.5GHz,2MB的二级缓存,具有3200MHz双通道DDR4/LPDDR4 Memory,支持Linux。包含赛昉科技自主研发的ISP适配主流的摄像机传感器,内置图像视频处理子系统支持H265/H264/JPEG编解码。具有PCIe 2.0、eMMC5.0、HDMI 2.0、 MIPI、USB2.0/3.0、1000M/100M/10M GMAC等外设接口。
赵晶表示,昉•惊鸿7110是全球首款RISC-V智能视觉处理平台昉•惊鸿7100的升级版本,具有高性能、低功耗和高安全性的特点。该SoC集成了GPU使其拥有更强的图像渲染能力,能完成各种复杂的视频图像处理与智能视觉计算,满足边缘端的多种视觉实时性处理需求。“昉•惊鸿7110为中端计算和边缘计算提供了完整的平台解决方案,将被广泛应用于云计算、工业控制、NAS、平板电脑、HMI人机界面等领域。该SoC预计将于2022年第二季度正式量产。”
当前所有做高端RISC-V的团队,都会受困于协议栈、软件栈等问题,所以赛昉科技昉•惊鸿7110提供了完整的个人单板电脑的软件开发平台,并且将会把所有软件栈、中间库开源到RVspace.org社区,供所有用户下载、贡献及完善。关于RISC-V生态方面,赛昉科技做出了很多的努力和贡献,目前赛昉科技与包括RISC-V基金会、开放原子开源基金会等在内的众多业界知名机构成为合作伙伴;在操作系统层面已经支持国外的Fedora、Ubuntu等;国内的OpenHarmony、OpenEuler等;在应用领域层面则与ISCAS和HOPEPUN合作进行软件共同开发。
赵晶提到,“赛昉科技除了自有的处理器平台及硬件平台之外,自主开发的处理器内核——昉•天枢(Dubhe)也将会是明年赛昉科技的重点。我们也会基于此类处理器内核去开发更多高性能的RISC-V芯片。”

赛昉科技CEO徐滔参加了现场圆桌论坛
在最后的圆桌论坛环节,赛昉科技CEO徐滔围绕着“芯片是否应该开源、RISC-V开源软件生态、RISC-V芯片产业化”等一系列话题同与会嘉宾进行了探讨,并且参与了现场在线话题投票,与台上嘉宾进行了实时互动。

论坛外场赛昉科技展区
在论坛外场,赛昉科技还亮相了最新发布的搭载了昉•惊鸿SoC芯片的昉•星光单板计算机并且展示了最新的RISC-V成果。
未来赛昉科技将会从内核层、系统服务层、框架层和应用层等各方面与国内外生态合作伙伴开展全面的合作,通过RISC-V技术驱动产业创新,进而使得RISC-V进入更多高端应用领域,同时融合开源社区生态,推动开源技术变革,实现RISC-V智能物联应用落地。
史海拾趣
|
1.A区和B区的大小是可以通过熔丝位的设置改变大小的,但RWW,NRWW是固定的,不会改变。对于M8来说,B区的大小可设置为128、256、512、1024字,而RWW/NRWW则固定为3072/1024字。 2.MCU挂起,表示MCU“暂停”工作,即暂时停止取指令、响应中断等,待 ...… 查看全部问答> |
|
我安装了EVC4.0和标准SDK,可是在生成执行程序的过程中,提示程序没有错误,但是系统提示如下: An application targeting a Standard SDK for Windows CE.NET and built for the ARMV4I CPU cannot be run on the Emulator device.In order to ru ...… 查看全部问答> |
|
在wince 下我用listview控件显示数据,当有一列数据过长时,那列数据只显示一部分比如(abccd.....),当拖动Header时候数据能全部显示出来,可是当鼠标点击(abccd.....)那列一数据时,不管header拉多长,这个时候数据又变成了(abccd.....),移出鼠标则能全 ...… 查看全部问答> |
|
各位高手: 小弟准备用windows api编写界面调用tcpmp的common.dll做个播放器,但是同时想用GAPI写屏 请问我应该怎么做,是在界面中调用某个函数切换到GAPi引擎还是在编译时就改一些地方。 万分感谢!… 查看全部问答> |
|
本人使用三星2440平台,wince5.0 使用中发现硬件定时器采集不准确,1秒钟采集256次,会出现次数少了,然后又会突然多了的情况。 无论是采用内部时钟还是外部时钟,(外部时钟情况好像好一点),都是不准。 我的操作是用硬件定时器计时,计时到0 ...… 查看全部问答> |
|
请问各位:430F149/169芯片的DVSS和××SS两个引脚在芯片内部是连通的吗? 我记得以前有几片是内部不连通的,但最近一批芯片在内部是连通的。… 查看全部问答> |
|
今天把借用来的SPARTAN-6资料整理了一下,现把权威的资料文档按照自己的想法分享出来 1.Xilinx的致信 2.HARDWARE AND DEMONSTRATION SETUP GUIDE 3.Getting Started with the Xilinx Spartan-6 FPGA SP605 Embedded Development Kit 4.硬 ...… 查看全部问答> |




