半导体设计/制造
返回首页

三星电子在硅谷设立新实验室,负责下一代 3D DRAM 内存研发

2024-01-29 来源:IT之家

三星电子称其已经在美国硅谷开设了一个新的 R&D 研究实验室,专注于下一代 3D DRAM 芯片的开发。

该实验室位于硅谷 Device Solutions America(DSA)运营之下,负责监督三星在美国的半导体生产,并致力于开发新一代的 DRAM 产品,以帮助三星继续引领全球 3D DRAM 市场。

三星去年 9 月推出了业界首款且容量最高的 32 Gb DDR5 DRAM 芯片,采用 12nm 级工艺打造,可生产出 1TB 的内存产品,从而巩固了三星在 DRAM 技术方面的领导地位。

IT之家注:Gb 即兆位(G bit),是 DRAM 密度单位,与 GB(G Byte)不同。一根内存条有多枚 DRAM 芯片,这些 DRAM 颗粒组合起来就是 Rank(内存区块),大家常见的逻辑容量主要包括 8GB、16GB、32GB 这些,但也有 128GB 的服务器级内存,其中就使用了不等数量的 DRAM 芯片,目前美光官网列出的 DDR5 SDRAM 产品都是 16Gb 和 24Gb 产品,三星官网 DDR5 SDRAM 产品都是 16Gb 产品,SK 海力士也是 16Gb 产品。

基于 2013 年全球首款 3D 垂直结构 NAND(3D V-NAND)商业化的成功经验,三星电子的目标是主导 DRAM 3D 垂直结构的开发。

在去年 10 月举行的“内存技术日”活动上,三星电子宣布计划在下一代 10 纳米或更低的 DRAM 中引入新的 3D 结构,而不是现有的 2D 平面结构。该计划旨在克服 3D 垂直结构缩小芯片面积的限制并提高性能,将一颗芯片的容量增加 100G 以上。

三星电子去年在日本举行的“VLSI 研讨会”上发表了一篇包含 3D DRAM 研究成果的论文,并展示了作为实际半导体实现的 3D DRAM 的详细图像。

分析师预计,3D DRAM 市场将在未来几年快速增长,到 2028 年将达到 1000 亿美元。三星和其他主要内存芯片制造商正在激烈竞争,以引领这一快速增长的市场。

进入半导体设计/制造查看更多内容>>
相关视频
  • 直播回放: Keysight 小探头,大学问,别让探头拖累你的测试结果!

  • 控制系统仿真与CAD

  • MIT 6.622 Power Electronics

  • 直播回放:基于英飞凌AIROC™ CYW20829低功耗蓝牙芯片的无线组网解决方案

  • 直播回放:ADI & WT·世健MCU痛点问题探索季:MCU应用难题全力击破!

  • Soc Design Lab - NYCU 2023

精选电路图
  • PIC单片机控制的遥控防盗报警器电路

  • 红外线探测报警器

  • 短波AM发射器电路设计图

  • 使用ESP8266从NTP服务器获取时间并在OLED显示器上显示

  • 开关电源的基本组成及工作原理

  • 用NE555制作定时器

    相关电子头条文章