半导体设计/制造
返回首页

新思科技与英特尔深化合作,以新思科技IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计

2024-03-05 来源:EEWORLD

芯片制造商与EDA解决方案和广泛的IP组合紧密合作,能够提升产品性能并加快上市时间


摘要:


  • 新思科技数字和模拟EDA流程经过认证和优化,针对Intel 18A工艺实现功耗、性能和面积目标;


  • 新思科技广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺的开发者提供了竞争优势;


  • 新思科技 3DIC Compiler提供了覆盖架构探索到签收的统一平台,可实现采用Intel 18A和 EMIB技术的多裸晶芯片系统设计。


加利福尼亚州桑尼维尔,2024年3月4日 – 新思科技  近日宣布,其人工智能驱动的数字和模拟设计流程已通过英特尔代工(Intel Foundry)的Intel 18A工艺认证。此外,通过集成高质量的新思科技基础IP和针对英特尔代工工艺优化的接口IP,双方客户可以放心地使用先进的英特尔代工技术设计并实现差异化芯片。凭借其经过认证的EDA流程、多裸晶芯片系统解决方案以及针对Intel 18A工艺开发的全方位IP组合,新思科技能够更好地帮助开发者加速先进的高性能设计。


新思科技EDA事业部总经理 Shankar Krishnamoorthy表示:“万物智能(Pervasive Intelligence)时代正在推动半导体行业芯片的大幅增长,因此需要强大的生态系统协作助力合作伙伴取得成功。由人工智能驱动的认证设计流程与针对Intel 18A工艺开发的广泛新思科技 IP组合强强结合,是我们与英特尔长期合作的一个重要里程碑,让我们能够在不断微缩的工艺乃至埃米尺度上,从而帮助双方的共同客户实现创新产品。”


英特尔代工产品与设计生态系统副总裁兼总经理Rahul Goyal表示:“我们与新思科技的长期战略合作为开发者提供了业界领先的认证EDA流程和IP,并针对Intel 18A技术提供了行业领先的性能、功耗和面积。我们合作中的这一里程碑使双方客户都能利用EDA流程提高设计生产率,实现高资源利用率,并加速在英特尔代工工艺上的先进设计开发。”


利用后端布线实现功耗和性能提升


新思科技正在与英特尔代工密切合作,增强EDA数字和模拟设计流程,以帮助加快设计结果质量和实现结果的时间,同时在Intel 18A工艺上优化新思科技IP和EDA流程的功耗和面积,以充分利用英特尔的PowerVia后端布线和RibbonFET晶体管。Intel 18A工艺技术采用新思科技设计技术协同优化工具进行优化,以提供更高的功耗、性能和面积。此外,适用于Intel 18A 的新思科技模拟快速入门套件(QSK)和新思科技定制编译器工艺设计套件(PDK)为更高质量的设计和快速周转时间提供了经过验证的设计范式。


为了实现Intel 18A工艺的优势,并将差异化产品推向市场,英特尔代工的合作伙伴可以集成针对英特尔先进工艺技术构建的全方位新思科技IP组合。新思科技将提供一系列业界领先的接口和基础IP,以加速SoC的设计流程和上市时间。


新思科技和英特尔代工还通过新思科技3DIC Compiler平台和英特尔先进的代工工艺推动多裸晶芯片系统向前发展。该平台可满足英特尔代工芯片开发者复杂的多芯片系统需求,并为UCIe接口提供自动布线,同时实现英特尔EMIB封装技术的无缝协同设计。新思科技多裸晶芯片系统解决方案可实现早期架构探索、快速软件开发和系统验证、高效的芯片和封装协同设计、稳健安全的芯片到芯片连接,以及更高的制造和可靠性。


上市时间和资源


新思科技数字设计系列和新思科技定制设计系列工具现可用于先进的英特尔代工工艺。此外,针对Intel 18A的新思科技IP组合也正在开发中。


进入半导体设计/制造查看更多内容>>
相关视频
  • 直播回放: Keysight 小探头,大学问,别让探头拖累你的测试结果!

  • 控制系统仿真与CAD

  • MIT 6.622 Power Electronics

  • 直播回放:基于英飞凌AIROC™ CYW20829低功耗蓝牙芯片的无线组网解决方案

  • 直播回放:ADI & WT·世健MCU痛点问题探索季:MCU应用难题全力击破!

  • Soc Design Lab - NYCU 2023

精选电路图
  • 单稳态控制电路设计与分析

  • 光控电路设计与分析

  • IGBT模块通过控制门极阻断过电流

  • 开关电源的基本组成及工作原理

  • 基于M66T旋律发​​生器的电路图解析

  • 一个简单的红外耳机电路

    相关电子头条文章