半导体设计/制造
返回首页

新思科技与SMIC合作推出USB PHY IP

2010-05-13 来源:EEWORLD

-- 用于中芯65纳米 LL 工艺技术,获得 USB 标志认证
-- 通过芯片验证的 DesignWare PHY IP 降低了风险,易于集成到系统芯片中

      美国加利福尼亚州山景城和中国上海2010年5月13日电 /美通社亚洲/ -- 全球半导体设计制造软件和知识产权领先企业新思科技有限公司(纳斯达克交易代码:SNPS)和全球领先的半导体制造商中芯国际集成电路有限公司(中芯国际,纽约证券交易所交易代码:SMI,香港联交所交易代码:0981.HK)今天宣布开始提供用于中芯国际65纳米 (nanometer) 低漏电 (Low-Leakage)工艺技术的新思科技经硅验证的和获得 USB 标志认证的DesignWare(R) USB 2.0 nanoPHY知识产权 (IP)。作为一家提供包括控制器、PHY 和验证 IP 等 USB2.0接口完整 IP 解决方案的领先供应商,新思科技继续致力于通过提供高品质IP助力设计人员降低集成风险,这些 IP 具备了验证过的互操作性,并与标准规范设计兼容。     DesignWare USB 2.0 nanoPHY IP 专为各种高市场容量移动和消费电子应用而设计的,这些应用的关键要求包括要实现面积最小、低动态和泄漏功耗等特性。此外,DesignWare USB 2.0 nanoPHY IP 内建了调整电路,可支持快速的、芯片加工后的调整,以应对意外的芯片/电路板寄生或工艺变化,而无需用户对现有设计进行修改。这一特性使得设计人员能够提高良品率,并最大限度地降低昂贵的芯片改版成本。
 
      “新思科技经过硅验证的 DesignWare USB2.0 nanoPHY IP 与中芯国际的低漏电65nm 工艺技术相互融合,使得我们双方的客户能够容易地将先进功能集成到可帮助他们满足低功耗要求、实现关键上市时间目标和快速投入量产的工艺中,”中芯国际高级副总裁兼首席业务官季克非表示,”近来,客户充分利用中芯国际65纳米 LL 工艺和新思科技 USB2.0 nanoPHY IP 在硅晶片领域大获成功,这让我们信心倍增。我们将加强与新思科技的战略和协同关系,利用我们业内领先的集成、功率效率和性价比,为我们的客户提供明显领先的优势。我们期待着与新思科技一如既往地开展持续合作,并向更先进的工艺制程迈进。”

      “随着新思科技面向 SMIC 65 nm LL 工艺技术的高品质 DesignWare USB2.0 nanoPHY 的上市,我们将继续向设计人员提供他们满足当今制造工艺要求所需的知识产权,”新思科技解决方案集团营销副总裁 John Koeter 表示,“我们通过与中芯国际合作,在其65 nm LL 工艺中对我们的 USB 2.0 nanoPHY IP 进行硅验证。这种做法为我们的客户提供了成熟的、经过认证的 IP 解决方案,使他们能够在集成 DesignWare IP 的过程中降低所面临的风险,并加快产品的上市时间。”

进入半导体设计/制造查看更多内容>>
相关视频
  • 直播回放: Keysight 小探头,大学问,别让探头拖累你的测试结果!

  • 控制系统仿真与CAD

  • MIT 6.622 Power Electronics

  • 直播回放:基于英飞凌AIROC™ CYW20829低功耗蓝牙芯片的无线组网解决方案

  • 直播回放:ADI & WT·世健MCU痛点问题探索季:MCU应用难题全力击破!

  • Soc Design Lab - NYCU 2023

精选电路图
  • 单稳态控制电路设计与分析

  • IGBT模块通过控制门极阻断过电流

  • 开关电源的基本组成及工作原理

  • 比较常见的功率整流器和滤波电路

  • 基于CA3193的热电偶放大器电路

  • 基于TDA1554的立体声放大器电路

    相关电子头条文章