[原创] CLOCK_DEDICATED_ROUTE约束应用

ove学习使我快乐   2020-9-15 13:35 楼主

FPGA开发技巧-CLOCK_DEDICATED_ROUTE约束应用.jpg

         Vivado工具在编译时通常会自动识别设计中的时钟网络,并将其分配到专用的时钟布局布线资源中。通过对某些时钟网络设置CLOCK_DEDICATED_ROUTE值为FALSE,可以将被识别为时钟网络并按照时钟网络进行布局布线的时钟信号安排到通用的布线资源中。比如,某些时钟信号由于设计疏忽或其它原因,没有被安排到FPGA器件的时钟专用引脚上,在编译的时候就会报错,此时就可以使用CLOCK_DEDICATED_ROUTE约束来忽略这个错误。

 

实例1:忽略关于时钟布线的编译ERROR

         我们有一个设计,输入到FPGA的图像数据同步时钟image_sensor_pclk信号,由于没有分配到FPGA内部的MRCCSRCC引脚上,在编译时,Vivado通常可能会报错。

image-20200915133514-1.png

         此时,我们可以通过在工程的.xdc约束文件中添加如下CLOCK_DEDICATED_ROUTE命令,来忽略这个报错,让编译继续进行。

image-20200915133514-2.png

         当然,这个约束通常不建议乱用,被施加了CLOCK_DEDICATED_ROUTE FALSE的时钟网络,它将被分配到通用布局布线资源中,若这是一个时序关键路径上时钟,这样的行为很可能会带来一些不期望的设计问题。

 

实例2:查看时钟资源

         对于一个已经编译过的工程,点击Run Implementation,打开实现界面。

image-20200915133514-3.jpeg

         此时,Reports菜单出现了很多可视报告项,点击Report Clock Utilization

image-20200915133514-4.jpeg

         此时,在Clock Utilization界面下可以查看到当前工程所有占用到时钟布局布线资源的网络。

image-20200915133514-5.png

回复评论

暂无评论,赶紧抢沙发吧
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复