[资料分享] 如何解决VHDL中参数化赋值:赋全0、全1、全z

eeleader   2010-9-10 09:55 楼主
VHDL中可将参数定义在generic语句中,一般是将位宽定义在此,其他参数可定义在package中。这里不做讨论。

VHDL中一个很好的语句others,对于参数化或者大位宽赋值全0、全1、全X、全Z很方便(这里X、Z为大写),

以如下的方式:

       cnt <= (others=>'0'); --赋全0

       cnt <= (others=>'1');--赋全1

       cnt <= (others=>'X');--赋全X

       cnt <= (others=>'Z');--赋全Z Z为大写
但需要注意的是这种赋值方式不能出现在when--else,即假定cnt为0时,产生高电平,否则为低。

---错误的写法---------------------------------------------
en_cnt0 <= '1' when cnt=(others=>'0') else ---wrong
             '0';
--------------------------------------------------------------
在with--select语句中则可采用
--正确的写法----------------------------------------------
with cnt select
en_cnt0 <='1' when (others=>'0'),
          '0' when others;
--------------------------------------------------------------
这种赋值方式不受位宽的限制,便于实现参数化操作。
一个为理想不懈前进的人,一个永不言败人! http://shop57496282.taobao.com/ 欢迎光临网上店铺!

回复评论 (2)

谢谢楼主啊
不错不错
点赞  2010-9-10 16:41
学习中。。。。
点赞  2015-9-5 22:38
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复