[求助] fpga dds生成信号过DAC的问题

wfl_1988   2011-10-17 14:58 楼主
最近刚学fpga 用dds生成信号 在频谱仪上观察,遇到如下问题。
当生成信号15m-16m频段内的时候,信号稳定。
但是除了这个频率以外的不管是6m 10m 18m等等 都会有旁瓣的抖动 而且比较明显。
程序检查无误, 用chipscope抓出没有过dac的信号看都是正确的。 但是输出以后就有问题了。
我用的是v5的版子 da是AD9772  工作时钟是62m   求解答 谢谢了。。。

回复评论 (5)

应该是程序问题的!

一个为理想不懈前进的人,一个永不言败人! http://shop57496282.taobao.com/ 欢迎光临网上店铺!
点赞  2011-10-18 13:04
你可以D/A的时钟信号的频率来试一下。
点赞  2011-10-18 16:59

回复 沙发 eeleader 的帖子

程序不会有问题啊 因为什么都没有改只是修改了频率控制字啊
点赞  2011-10-19 09:44

回复 板凳 hjamyp 的帖子

能说的详细点嘛 谢谢。
点赞  2011-10-19 09:45

信号不稳就是信号周期不一致,幅度不一致。所以可能你的计数周期不一致所造成,所以还是你的程序问题,好好看看你的程序。

一个为理想不懈前进的人,一个永不言败人! http://shop57496282.taobao.com/ 欢迎光临网上店铺!
点赞  2011-10-19 13:30
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复