以上是我FPGA复位原理图。
POR接到FPGA上
DSP_POR接到DM6467处理器上
PHY_RESET_N接到网络芯片上
R12电阻我们断开了。
我启动开发板,FPGA复位ARM/DSP(DM6467)导致 U-BOOT起来后网络可以用,但是内核起来后网络无法使用。我FPGA里面用verilog语言写的,就写了一个复位逻辑,其他什么都没操作。
请问哪个高手遇到过这种情况
复位信号驱动能力不够!导致复位不充分