[FPGA开发] DDS产生原理

2801345525   2016-12-24 16:41 楼主
我用DDS产生三种波形,频率在100Hz-1MHz之间,通过高速DAC900进行输出波形,可是输出的波形不好,尤其是在上到几百KHz的时候,正弦波就出现很多阶梯,方波就会出现过冲,三角波也不好看,,在低频的时候,也就是100Hz时,方波就会变斜了,这是为什么呢?要怎么解决上面的这些问题呢?各路大神,帮帮忙

回复评论 (5)

贴图再说
点赞  2016-12-24 19:43

发图了,麻烦帮看一下
点赞  2017-1-2 17:30
时钟不稳定的样子,换个时钟试试
点赞  2017-1-3 08:10
用FPGA还是单片机吗?时钟多少?存储了多少个点?用模块做的还是自己搭的电路?
点赞  2017-1-3 19:33
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复