请查错:09月03日 DIY示波器采集部分已完成(上电路图)~~~~

soso   2009-9-3 17:26 楼主
DIY 数字示波器的采集部分莫恩和DS已经完成,软件部分正在进行中。


泰克的工程师也乐意帮助大家解决DIY示波器中遇到的疑问,大家可以随时发帖提问~~




DSO-AI.pdf (321.92 KB)
(下载次数: 1056, 2009-9-4 10:54 上传)



请大家帮忙查错~~
加油!在电子行业默默贡献自己的力量!:)

回复评论 (38)

回复 楼主 soso 的帖子

K1 k2闭合后,不接高阻抗探头的话很容易将u4打坏的,应该在前端加上保护电阻。

R8应该去掉,否则输入阻抗是500K,输入分压也不是9:1及99:1。

Attenuator 有问题,分压比不对,900K显然不对

CPLD JTAG 控制没有上拉

CPLD时钟没有使用全局时钟管脚

-5V VSS5V 电路不对

注意负电源的滤波电容极性。

输入运放预留高频负反馈补偿电容。
点赞  2009-9-4 10:56
注意负电源的二极管极性。
点赞  2009-9-4 11:21
貌似魏坤手持数字示波仪中的模拟部分
点赞  2009-9-4 11:27
二个DA芯片应该可以共用一个TL431基准源吧
以VS1003B和山景方案为基础,倾心研制数字化语音录放产品 排忧邮箱xg_2004_sy@126.com
点赞  2009-9-4 11:50
2楼泰克工程师提到的时钟信号引入CPLD没有用专用引脚,这可是个大BUG,一定要引起重视.CPLD连接的发光二极管是否应该中灌电流方式呢?很多芯片输出电流的能力都有限.
以VS1003B和山景方案为基础,倾心研制数字化语音录放产品 排忧邮箱xg_2004_sy@126.com
点赞  2009-9-4 11:55
关于极性,全局时钟的问题都已经修改,LED不需要采用灌电流,这个还是能驱动的,这种接法能够在一定程度上抑制静电窜入IO

[ 本帖最后由 莫恩 于 2009-9-4 13:59 编辑 ]
点赞  2009-9-4 13:55
二个DA芯片应该可以共用一个TL431基准源吧

这个还是分开好吧,我以前用过一块电力采集芯片同用基准源后产生的测量误差会增加。而且两个芯片的距离较远,过长的走线同样会引入干扰

[ 本帖最后由 莫恩 于 2009-9-4 14:05 编辑 ]
点赞  2009-9-4 14:03
记得曾经OURAVR上也有一个这样的开源项目。不知道结果会是怎么样
点赞  2009-9-7 13:35
没有芯币了,下载不了
点赞  2009-9-8 15:40

回复 10楼 winniesunsan 的帖子

帖子下有积分规则,多多参与……
点赞  2009-9-8 18:07
这个是魏坤同学的吧!!
点赞  2009-9-10 22:14
不错!
点赞  2009-9-12 22:23
有些地方看不太懂哦,要努力提高了
点赞  2009-9-13 16:10
虽然不咋搞的懂,还是下来看看
点赞  2009-9-13 22:53
很好,我先看看,再提意见。
点赞  2009-9-14 09:34
以后再学习
点赞  2009-9-28 09:17

你们干了几个月就弄了个这玩意儿?

“DIY 数字示波器的采集部分莫恩和DS已经完成,软件部分正在进行中。”

我怎么看其中有一半的电路都是我设计的啊?我的设计虽然开源了,即便不说“照抄”说一下“参考”总是可以的吧?你们干了几个月就弄了个这玩意儿?
点赞  2009-9-29 17:24

回复 18楼 kunnnsd 的帖子

已经在置顶帖中有所体现:https://bbs.eeworld.com.cn/forum-90-1.html
加油!在电子行业默默贡献自己的力量!:)
点赞  2009-9-29 18:07

回复 18楼 kunnnsd 的帖子

欢迎您给我们指导哦!以后能看到您的大作吗??
点赞  2009-9-29 18:11
12下一页
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 京公网安备 11010802033920号
    写回复