电路图
首页 > 基本电路 > 射极输出器电路分析(a)
射极输出器电路分析(a)

电路分析 BSP 输入阻抗 集电极 2020/01/01

9.射极输出器<strong>电路分析</strong>(a).gif

在第一章的OTL功放电路中曾介绍过集电极自举电路,它通过自举电容的充电作用
将集电极电压提高,使输出管在信号的正半周输出电压与负半周输出电压对称。除此以
外,集电极自举还能提高电路的输入阻抗和提高电路增益。当然,由于自举电容的影响,
电路的低频响应会受到一定限制。在高保真音响电路中应适当限制其应用o
    除了集电极自举外,还有基极自举电路,利用基极自举可以提高放大器的输入阻抗。
在图8-9的射极输出电路中,若不考虑偏置电阻Rbl、‰的分流作用,其输入阻抗可用
R;=rbe+(1+卢)R A表示。
    但Rbl砘对基极的分流作用实际上是存在的,不能不予考虑,因此电路的输入电阻
必然要改变。对于交流信号来说,基极偏置电阻Rb1与Rk是并联的,其并联阻值为R b=
Rtl∥R b2,电路的实际输入阻抗为Ri=R:∥R b,如图8—9(b)o在图(b)中,若取晶体管
的卢=100,Re.RL按图(a)中所给数值,按式R与rk+(王+卢).R:计算,Re= Re∥RL=
1kCI’,be -  11dl,则:R:=102kflo若按旯i=R j∥R b来计算,由于Rb=Rbl∥R b2=
20kCI,则Ri= 17kflo可见,实际输入阻抗R比群小樗多。


提问/讨论

这里还没有内容,您有什么问题吗?

我要提问/讨论

可能感兴趣的电路图
可能感兴趣的器件
推荐帖子