历史上的今天
今天是:2025年04月07日(星期一)
2018年04月07日 | 智能控制有源钳位反激
2018-04-07 来源:互联网
作者:Eric Faraci
当我第一次开始烹饪时,我宁愿独自一人,认为厨房里的其他人会让我分心。但当我开始尝试更复杂的食谱并进行多个烹饪步骤时,我发现拥有帮手非常有用,而且烹饪体验更有趣。俗语说得好:如果你不能打败他们,加入他们。
同样的原则适用于有源钳位反激。
每个人都想要更小的AC/DC转换器,尤其是当它们用于手机或平板电脑充电器时。由于简单,反激式转换器是首选的拓扑结构,因为它可以有效地将交流电转换为直流电,而只需很少的元件。但是,反激式电路能达到多小是受限的,因为与变压器漏感相关的损耗限制了实际大小。到目前为止,每个设计都通过减小漏感来应对这一点。但有源钳位反激打破了这个循环。
图1:有源钳位反激,漏感为红色,有源钳位为蓝色
有源钳位可存储能量并将其传输至输出,而非通过在电阻 - 电容 - 二极管(RCD)或齐纳钳位中消耗能量来应对漏感。智能控制钳位还提供零电压开关。这样消除了两大主要损耗来源,使得尺寸大大减小。如果要使用氮化镓(GaN)场效应晶体管(FET)——其输出电容和导通电阻较低,则适配器的尺寸可以减半!
但细节是关键,因为如果有源钳位得不到智能控制,它实际上会使效率变差。有源钳位反激在过去仅仅是一个幻想,因为没有足够的智能控制器来实现这种拓扑结构。但这一现象在UCC28780中已经发生了改变。这种有源钳位反激式控制器专门设计用于硅(Si)或GaN基功率级,使得这种拓扑结构适用于任何设计。UCC24612同步整流器符合美国能源部(DoE)VI级或行为准则(CoC)Tier 2标准。
史海拾趣
|
论述了一种小型化的高压电源,它一改传统的高、低压组合式为一体化式,从而使体积、 重量都大大减小。同时指出了开关电源技术在高压小功率电源应用中存在的问题和解决办法。在研 制和实验过程中应用了 PSPICE 仿真技术,给出实测和仿真波形。… 查看全部问答> |
|
ORG 0000H LJMP MAIN ORG 0003H LJMP INTT0 INTT0: MOV P1,#01010100B TT: JNB P1.7 ,TT RETI ORG   ...… 查看全部问答> |
|
FPGA开发板 Xilinx Spartan-3A FPGA 开发板 官方产品全新现货 Xilinx Spartan?-3A入门套件让设计者能够立即利用 Spartan-3A FPGA 器件的特性,如待机节能模式、高速 I/O 选项、DDR2 SDRAM 存储器接口、商用 flash 配置支持和采用Device DNA 安全性实现的 FPGA/IP 保护。 产品型号:HW-SPAR3A-SK-UNI ...… 查看全部问答> |
|
两个不同的驱动都包含了同一个gpio.lib,而这个lib又将gpio分成四组,并定义了四个互斥体对象句柄如下。 static HANDLE hMutex[4]; static const TCHAR *OEM_MUTEX_GPIO[4] = { ...… 查看全部问答> |
|
系统为2440,cs8900网卡,在eboot启动后,download image是出现如下信息: INFO: OEMEthSendFrame: retrying send (1) INFO: OEMEthSendFrame: retrying ...… 查看全部问答> |
|
OV9650摄像头在WinCE下的驱动前缀名可以修改么? 俺手头上的前缀为:CIS,相关注册表如下: [HKEY_LOCAL_MACHINE\\Drivers\\BuiltIn\\Camera] \"Prefix\"=\"CIS\" \"Dll\"=\"camera.d ...… 查看全部问答> |
|
在使用RVCT 编译-连接的时候, 出现了很多warning, \"\"\" Warning: L6307W: .text(workerDefault.o) contains branch to unaligned destination. \"\"\" 找了RVCT的文档中, 没有看到对这个相关的描述, 只有一个很简单的说明: L6307W: () c ...… 查看全部问答> |
|
时间维持一周,坛友的投票将最终影响论坛DIY什么样的机器人(稍后会向论坛发出活动申请,组建机器人DIY小组),当然,如果坛里喜欢机器人的坛友不多,此项DIY活动将不会提交论坛。 在此也多说几句,本人对对机器人有浓厚的兴趣,开始看机 ...… 查看全部问答> |
|
这个方法其实非常简单。给出一个实例。先用HDL写出该模块,比如: module my_comp(input [3:0] i1, input [3:0] i2, output [3:0] o1 );assign o1 = (i1 > i2)? i1: i2;endmodule 这是一个比较大小的模块。一看便知。 然后在ISE中建立项目 ...… 查看全部问答> |




