历史上的今天
今天是:2024年08月31日(星期六)
2018年08月31日 | 嘉楠耘智获得下一代AI专用集成电路“核心力量”
2018-08-31
Arteris IP是经过实际验证的片上网络(NoC)互连知识产权(IP)产品的创新供应商,今天宣布,嘉楠耘智(Canaan Creative)股份有限公司已购买Arteris FlexNoC 互连IP,作为该公司下一代人工智能(AI)专用集成电路(ASIC)片上通信的骨干部件。
嘉楠耘智的设计团队把Arteris FlexNoC互连IP用于芯片上多个硬件加速器之间的通信。在设计人工智能系统级芯片(AI SoC)中,他们之所以选用Arteris IP FlexNoC互连,是因为:
一、它使用先进的时钟门控和电源管理机制,可以实现低功耗。对于含有多个处理元件的芯片,使用Arteris IP互连可以降低功耗。
二、由于FlexNoC含有先进的端到端服务质量(QoS)管理功能,执行人工智能算法的处理元件之间的通信可以实现高带宽和低延迟。
三、利用整合在FlexNoC技术中的报告和数据保护功能,提高了系统的可靠性和安全性。
嘉楠耘智技术副总裁Mark Wu说:“由于使用了Arteris FlexNoC互连IP,我们能够做出更多的节能设计,同时高效率地把新型硬件处理元件连接起来,加快人工智能算法的进行。”他表示,“对于人工智能(AI)硬件中的高功率效率最新技术,Arteris互连IP是关键的组成部分。”
Arteris IP总裁兼执行长K. Charles Janac说:“ Canaan Creative选择Arteris IP作为他们的下一代人工智能专用集成电路(ASIC)的片上互连,我们倍感荣幸。”他表示,“嘉楠耘智的选择证明,在能效和性能方面,我们的互连技术为这些复杂的系统带来了优势。这些复杂系统依靠定制硬件加速器来加快智能(AI)和定制算法的处理。”
史海拾趣
|
鸡毛蒜皮之一:成本节约 现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧 点评:市场上不存在5K的阻值,最接近的是4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精度为20%的4.7K高4倍和2倍。20%精度的电阻阻值只 ...… 查看全部问答> |
|
对之前3*1W的线路板进行改版;整流桥输入端是否需要开槽(多宽?);一个专业工程师说不用开;桥堆本身就过了安规的;现在市面上我买的大多数产品,输入端也大多有开槽的; 不知道有经验人士怎么看待这个问题?… 查看全部问答> |
|
如何将uboot linux内核 应用程序做成bin文件烧录 我自己做的一个嵌入式应用程序 现在我需要将uboot linux内核 然后和自己的应用程序 打包做成一个bin文件烧写入板子 请问应该怎么做啊? 本人对烧录知道的不多 请大家帮忙 说得越仔细越好 3Q… 查看全部问答> |
|
所有基于WinCE的驱动程序都是以用户态下的dll文件的形式存在的。也就是说,一方面所有WinCE下的驱动程序都是运行在用户态下的,另一方面我们开发WinCE驱动程序的方法与开发普通的win32dll是完全一致的,还需要补充的一点就是所有的 ...… 查看全部问答> |
|
-- ****************************************************************************--版权所有:www.eeleader.com--------------------------------------------------------------设计日期:2010.3.4------------------------------------------- ...… 查看全部问答> |
|
本帖最后由 paulhyde 于 2014-9-15 08:58 编辑 D-LC谐振放大器D题172697592群D-LC谐振放大器D题172697592群 … 查看全部问答> |
|
我在硬件设计的时候没有设计ID线,只需要STM32F107工作于设备模式即可,请问下如何让STM32F107强制工作在设备模式下呢,就是检测到VBUS以后能够上拉DP… 查看全部问答> |
|
DCO_Library.h!如何正确使用?DCO产生标准的时钟信号! 我想利用DCO_Library.h 和DCO_Library.s43,通过DCO产生标准的时钟信号 根据DC0_ Library.h可以产生的标准的1MHz 或2MHz 但我使用时 有 Error[e46]: Undefined external \"TI_SetDCO\" referred in main ( E:\\桌面20120730\\Msp430\\铁电\\MSP430 ...… 查看全部问答> |




