历史上的今天
今天是:2024年10月14日(星期一)
2019年10月14日 | ADI全新集成24位ADC、有效降低成本并加快产品上市时间
2019-10-14 来源:EEWORLD
新解决方案让设计人员能够为多个产品迭代创建“平台”输入模块,从而降低成本并加快产品上市时间
Analog Devices, Inc推出集成24位ADC的AD4110-1模拟前端,该产品适用于工业过程控制系统。AD4110-1是一款集成ADC的通用型输入AFE,让客户能够设计出可以针对多种功能进行配置的“平台”输入模块。这将大幅节省研发成本,缩短上市时间,且需要的设计资源更少。

AD4110-1可通过软件根据电流或电压信号对高压输入进行全面配置,从而直接与所有标准工业模拟信号源连接。一个参考设计可以取代其他多个参考设计,从而减小模块尺寸,降低拥有成本。在实施工业4.0期间,通过软件配置的I/O是关键因素。

AD4110-1采用40引脚LFCSP封装。主要特性包括:
采用集成式全差分可编程增益放大器(PGA),提供从0.2到24的16级增益设置
提供内部前端诊断功能,用于指示过压、欠压、开路、过流和过温情况。
高压输入具有热保护、过流限制和过压保护功能。
史海拾趣
|
dxp sp2 中为什么在禁止布线层画边框范围时总是自己跳层 protel dxp sp2 中为什么在禁止布线层画边框范围时总是自己跳层??只要一开始画边框他就会自己跳到布线层,愁死了,新装的dxp sp2 :\'( 第一次碰到这种情况,郁闷啊,大家帮帮忙!!… 查看全部问答> |
|
Pretous中LPC2138 P1口接1602液晶 仿真无法显示!! 本人在搭个Proteus中的虚拟仿真平台,用到LM1602时,无法正常显示发送的数据,相同的代码本人在LPC2106的P0口中曾成功过,因为外接部件多所以选用了LPC2138的P1,单步调试时写操作数都是正确的但是数据写入到IOSET1中就是无法显示;本人最怕在仿真 ...… 查看全部问答> |
|
层被琐后Blt返回DDERR_SURFACEBUSY是由谁返回的? 请问执行Blt时有没有锁?如果有,加在哪里?跟到HalBlt里面没有加锁。层被琐时执行Blt操作直接返回DDERR_SURFACEBUSY,没有进HalBlt操作,错误码是由谁返回的?Blt和BltFast跟到底层都是执行的HalBlt,他们对硬件的依赖代码是否封在directDraw里面?… 查看全部问答> |
|
?以前没做过嵌入式开发,现两家公司招聘被录用,一家做手机,一家做电视? 哪家更好些? ?以前没做过嵌入式开发,现两家公司招聘被录用,一家做手机,一家做电视? 哪家更好些? 因为两家公司实力相当,我没有办法比较。 以前做研发只用vc开发过项目,对嵌入式并不了解。 所以,想问问各位: 做软件, 开发手机和开发电视 ,哪个前 ...… 查看全部问答> |
|
OEMStartDoc( SURFOBJ *pso, PWSTR pwszDocName, DWORD dwJobId) { TERSE(UNITEXT(\"OEMStartDoc ...… 查看全部问答> |
|
在vxsim仿真环境中用到 POSIX中的函数,如何包含INCLUDE_POSIX_SCHED,不选bsp建立的工程(downloadable)的工程是不是都不能选组件配置?有什么其他方法么?谢谢。 ps:问题得到解决怎么揭帖?… 查看全部问答> |
|
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 安装lunux环境 安装编译工具 下载Linux kernel 安装Android SDK 获得root file system 修改Linux kernel源码 配置Linux kernel 修改root file system 编译Linux kernel 下载 ...… 查看全部问答> |
|
【设计工具】文档介绍了使用ISE10.1进行某种功能的FPGA操作步骤 文档介绍了使用ISE10.1进行某种功能的FPGA操作步骤,包括从新建文档、综合、功能仿真、编译实现和插入IP核等步骤,讲解非常详细。 … 查看全部问答> |




