历史上的今天
今天是:2025年04月01日(星期二)
2021年04月01日 | 示波器交叉实时采样 评测示波器采样率与采样保真度的关系
2021-04-01 来源:eefocus
当 ADC 技术已经在最大采样率方面达到限制时,示波器厂商如何制造出具有更高采样率的示波器?追求更高采样率或许只是想满足示波器用户对于“越高越好”的认知,或者用户认为若要获得更高的带宽实时示波器测量效果,实际上可能需要更高的采样率。但是,若使示波器具有更高的采样率,并非像选择具有更高采样率的现成模数转换器那样简单。
所有主要示波器厂商均采用一种常见的技术,即交叉多个实时 ADC。但是,请不要将此交叉采样的技术与重复采集技术相混淆,我们将后者称之为“等效时间”采样。
图 1 显示由两个 ADC 利用相位延迟采样技术构成的实时交叉 ADC 系统结构图。在本例中,ADC 2 一律对 ADC 1 采样之后的 ½ 时钟周期进行采样。在每个实时采集周期完成后,示波器的 CPU 或波形处理 ASIC 会对存储在每个 ADC 采集存储器中的数据进行检索,然后交叉样本以获得实时的数字化波形,且样本密度也会翻倍(是采样率的两倍)。
具有实时交叉采样特征的示波器必须遵守两个要求。一是,若要实现无失真的准确交叉,每个 ADC 的垂直增益、偏移和频率响应必须严格匹配。其二,必须对相位延迟时钟进行高精度的校准,以满足 Nyquist 规则二的要求,即等间隔采样。换句话说,ADC 2 的取样时钟必须在样品 ADC 1 之后精确地延迟 180 度。这两个条件对于准确交叉都非常重要。但是,为了对因交叉不良而导致的错误有更直观的理解,后文将重点分析仅因相位延迟定时不佳而导致的错误。

图 1:由两个交叉 ADC 构成的实时采样系统
图 2 中所示的定时图说明,如果两个交错的 ADC 相位延迟时钟系统彼此之间没有呈现精确的 ½ 采样周期延迟,则交错采样会出现定时误差。此图显示了实时数字化的点(红点)相对于输入信号进行实际转换的位置。但是,由于对相位延迟定时校准不理想(紫色波形),这些数字化的点没有进行等间隔采样,因此也就违背了 Nyquist 的第二条规则。
当示波器的波形处理引擎对每个 ADC 采集存储器所存储的数据进行检索时,首先会假设每个存储设备中的采样数据为等间隔采样。当您尝试着对初始输入信号的形状进行重建时,示波器 Sin(x)/x 重建滤波器所表示的信号将出现严重失真(如图 3 所示)。
由于输入信号与示波器取样时钟之间的相位关系是随机的,当您查看重复采集时,实时采集失真(有时称为“采样噪声”)可能会被误释为随机噪声。但该相位关系也不完全是随机的,也具有一定的确定性,且与示波器的取样时钟直接相关。

图 2:非等间隔采样的定时图
图 3:该定时图显示了因相位延迟定时不佳而造成失真的波形,使用 Sin(x)/x 滤波器对其进行重建
史海拾趣
|
用MSP430P315 单片机的A/D 转换器,实现阻性温度传感器的电阻检测;用查表和线性插值结合的方法,简化标度变换的算法结构。对电池电压的降低进行补偿的同时分析补偿电阻的精度对温度检测的影响。 … 查看全部问答> |
|
/************************************************ *技术直接转销售还是先转技术支持再转销售好呢? ************************************************/ 我是09年毕业的,毕业的时候,是在一家医疗器材公司工作。 最近换了一家公司,是搞 ...… 查看全部问答> |
|
老师让做一个dsp和pc通过并口epp通信的东西,在xp下对并口操作是不是要写个驱动?老板让我用WinDriver,我想问问关于并口开发要怎样调试呢?以前没有做过关于并口通信东西,所以想请问各位老大,希望能给指点一下… 查看全部问答> |
|
在Wince中添加一个较大的位图,设想有一个相对较小的取景框,当这个框快速移动时,我想显示屏幕上位图移动的动画效果。我在evc中代码如下: CBitmap m_bitmap; BITMAP bm; ...… 查看全部问答> |
|
4月21日(周六)东方标准特邀请嵌入式软件仿真开源(SkyEye)项目核心成员、AKA 嵌入式小组成员康烁,为大家做《利用SkyEye进行操作系统分析及SkyEye的最新进展》的讲座。 康烁--作为自由软件爱好者,精通嵌入式系统移植,驱动开发,多年嵌入式开发 ...… 查看全部问答> |




