历史上的今天
今天是:2024年12月07日(星期六)
2021年12月07日 | ATmega88 时钟系统及其分布
2021-12-07 来源:eefocus
时钟系统及其分布
Figure12为ATmega88 的主要时钟系统及其分布。这些时钟并不需要同时工作。为了降低功耗,可以通过使用不同的睡眠模式来禁止无需工作的模块的时钟,详见 P32” 电源管理及休眠模式 ” 。下面为时钟系统的详细描述。

CPU 时钟- clkCPU
CPU时钟与操作AVR内核的子系统相连,如通用寄存器文件、状态寄存器及保存堆栈指针的数据存储器。终止CPU 时钟将使内核停止工作和计算。
I/O 时钟- clkI/O
I/O时钟用于主要的I/O 模块,如定时器/ 计数器、SPI 和USART。I/O 时钟还用于外部中断模块。要注意的是有些外部中断由异步逻辑检测,因此即使I/O 时钟停止了这些中断仍然可以得到监控。此外, USI 模块的起始条件检测在没有clkI/O 的情况下也是异步实现的,使得这个功能在任何睡眠模式下都可以正常工作。
Flash 时钟- clkFLASH
Flash 时钟控制Flash 接口的操作。此时钟通常与CPU 时钟同时挂起或激活。
异步定时器时钟- clkASY
异步定时器时钟允许异步定时器/ 计数器与LCD 控制器直接由外部32 kHz 时钟晶体驱动。使得此定时器/ 计数器即使在睡眠模式下仍然可以为系统提供一个实时时钟。
ADC 时钟- clkADC
ADC具有专门的时钟。这样可以在ADC工作的时候停止CPU和I/O时钟以降低数字电路产
生的噪声,从而提高ADC 转换精度。
上一篇:ATmega88 时钟源
下一篇:ATmega88 I/O存储器
史海拾趣
|
全志异核多构 AI智能视觉V853开发板测评 - 编译eye-mpp 中的sample_virvi # 编译eye-mpp middleware 中的sample_virvi例程 ## `make menuconfig`配置sample_virvi ## 使用adb push 命令将sample_virvi 和sample_virvi.conf 复制到板子目录下; ## 修改保存的YUV图像帧数 ## 保存的YUV图像数据存放位置为/mnt/ex ...… 查看全部问答> |
|
【行空板 Python编程学习主控板】使用屏幕色卡控制WS2812B灯环的控制器 本帖最后由 HonestQiao 于 2022-11-17 23:02 编辑 行空板自带屏幕,而系统自带的Python,还预装了专用开发库unihiker和硬件控制库pinpong,可以让使用者非常方便的控制屏幕,以及快捷的和外部设备交互。 使用pinpong,在行空板上点亮WS2812B ...… 查看全部问答> |
|
有人说LDO的PSRR参数对输出电压的纹波及噪声影响很大 那么,选择LDO时如何考虑PSRR参数,还是不用理会呢 还有下面的LDO芯片选择时如何看PSRR曲线 … 查看全部问答> |
|
谁有《印制电路手册:原书第6版·中文修订版》的电子版,能否分享一下? 最近刚加入印制电路板行业,想学习下行业内经典文集。看到有人推荐《印制电路手册:原书第6版·中文修订版》,可惜网上搜不到电子文档,纸质版又太贵买不起。不知哪位大侠可以分享下此书的电子文档? … 查看全部问答> |
|
【创龙科技全志A40i开发板】TL7606I模块测试 (2) ## 前 言 本文主要介绍基于全志科技A40i(ARM Cortex-A7)处理器的8/16通道AD采集开发案例,使用核芯互联CL1606/CL1616AD芯片,亦适用于ADI AD7606/AD7616。CL1606/CL1616与AD7606/AD7616软硬件兼容。 > 备注: > > (1)创龙科技TL760 ...… 查看全部问答> |
|
速锐得适配进口福特烈马BRONCO车载 CAN总线应用随动转向大灯改装 适配进口福特烈马BRONCO车载 CAN总线应用随动转向大灯改装,必须先获得福特烈马BRONCO的原厂电路图纸,为此,速锐得准备了福特诊断仪、福特烈马BRONCO原厂电路图纸工具,适配装置、CAN数据采集设备、软件及线缆等一系列工具。 我们首先OTA升 ...… 查看全部问答> |




