PCIe 7.0发布,目标2025年速率提至128GT/s,双向传输最高达 512 GB/s
2022-06-22 来源:网络
PCIe 7.0 规范旨在支持新兴应用,例如 800 G 以太网、AI/ML、云和量子计算;和数据密集型市场,如超大规模数据中心、高性能计算 (HPC) 和军事/航空航天。
在完成了 PCIe 6.0 的规范制定工作后,PCI-SIG 又于本周二宣布了 PCI Express 7.0 的新计划。如果一切顺利,新规范将于 2025 年正式推行。尽管目前 PCIe 5.0 仍在普及阶段,但放眼未来的 PCIe 7.0 可支持 128 GT/s @ x16 的接口配置、以及高达 512 GB/s 的双向传输。
以下是 PCIe 7.0 规范的主要特点:
● 通过 x16 配置提供 128 GT/s 速率,以及 512 GB/s 双向传输。
● 采用 PAM4 脉冲幅度调制信令
● 注重通道参数与范围
● 进一步降低延迟与提升可靠性
● 改进能源效率
● 兼容以往所有 PCIe 版本
Insight 64 研究人员 Nathan Brookwood 表示:30 年来,PCI-SIG 时钟贯彻着这样的构建理念。
PCI 技术的早期并行版本,传输速率只有数百 MB/s,这与 1990 年代的图形、存储和网络需求相匹配。
2003 年的时候,PCI-SIG 推动了向支持数千 MB/s(数 GB/s)的串行设计转型,以适应更高速的固态磁盘和以太网连接。
在上紧了发条之后,PCI-SIG 几乎每隔三年就将 PCIe 规范带宽提升一倍,以积极应对新兴应用和市场的挑战。
而今日新宣布的 PCIe 7.0,更是将通道速度翻番到了双向 512 GB/s,以延续在另一个三年周期内将 PCIe 规范性能提升一倍的目标。
相关文章
- AMD推出第二代Versal Premium系列产品:首款PCIe 6.0和CXL 3.1的SoC FPGA
- AMD 推出第二代 Versal Premium 系列:FPGA 行业首发支持 CXL 3.1 和 PCIe Gen 6
- 美光推出业界领先的 PCIe 6.0 数据中心 SSD,赋能生态系统发展
- 打造异构计算新标杆!国数集联发布首款CXL混合资源池参考设计
- Microchip推出高性能第五代PCIe®固态硬盘控制器系列
- 是德科技推出System Designer for PCIe®和Chiplet PHY Designer, 优化基于数字标准的仿真工作流程
- 是德科技PCIe建模和仿真设计工具
- 东芝推出支持PCIe®5.0和USB4®等高速差分信号的2:1多路复用器/1:2解复用器开关
- PCIe总线在汽车新架构中的潜在机会
- 挑战英伟达B100,AmpereOne-3芯片明年亮相:256核,支持PCIe 6.0和DDR5
- AI大模型时代,GPU高速互连如何正确破局
- 专访Silicon Labs:深度探讨蓝牙6.0的未来发展趋势
- 恩智浦发布S32J系列安全以太网交换机支持可扩展汽车网络,拓展CoreRide平台
- Wi-Fi 8规范已在路上:2.4/5/6GHz三频工作
- 恩智浦FRDM平台助力无线连接
- 英飞凌推出新型高性能微控制器AURIX™ TC4Dx
- Microchip借助NVIDIA Holoscan平台加速实时边缘AI部署
- 智能无处不在:安谋科技“周易”NPU开启端侧AI新时代
- 高通推出其首款 RISC-V 架构可编程连接模组 QCC74xM,支持 Wi-Fi 6 等协议
- Rambus宣布推出业界首款HBM4控制器IP,加速下一代AI工作负载
热门新闻