Cadence 采用下一代低功耗 DRAM 和 Microsoft RAIDDR ECC 技术,为人工智能应用提供企业级可靠性
2026-01-19 来源:EEWORLD
业界首款专为数据中心设计、采用 RAIDDR ECC 算法的 LPDDR5X IP 系统解决方案
中国上海,2026 年 1 月 19 日 —— 楷登电子(美国 Cadence 公司,)近日宣布,推出业界首款专为企业与数据中心应用设计的高可靠性 LPDDR5X 9600Mbps 内存 IP 系统解决方案。该创新方案融合了 Cadence 经过量产验证的 LPDDR5X IP 与微软的先进冗余独立双倍数据速率阵列(RAIDDR)纠错码(ECC)编码方案,实现了兼具高性能、低功耗与稳健可靠性的强强组合。微软已成为首个部署该新款系统解决方案的客户。
在 AI 基础设施构建浪潮中,LPDDR5X 凭借其在处理 AI、HPC 及其他内存密集型工作负载方面的卓越能效与性能,正逐渐受到数据中心的青睐。尽管基于 LPDDR5X 的系统能降低功耗并缩短运行时间,但超大规模数据中心运营商始终面临一种困境,即功耗、性能、面积(PPA)与 DDR5 内存的可靠性、可用性、可维护性(RAS)难以兼得。
新推出的这一内存 IP 系统解决方案基于 LPDDR5X DRAM 技术,在紧凑封装中保持了 PPA 优势,同时实现了企业级 RAS。该解决方案支持高达 9600Mbps 的数据传输速率,其边带 ECC 性能可媲美传统 DDR5 ECC 实现方案,堪称数据中心应用的理想之选。
该方案的核心是微软的 RAIDDR ECC 编码方案——一种新一代纠错算法,它实现了接近单颗粒数据校正(SDDC)的精度,以极低的逻辑开销实现业界领先的准确度与故障检测能力。RAIDDR 的防护级别等同于传统 DDR5 RDIMM 应用中基于符号的 ECC 算法。
该款新内存系统解决方案的核心优势包括:
• 支持采用 LPDDR5X DRAM 的 40 比特通道
• 兼具 9600Mbps 高性能与低功耗特性
• 企业级 RAS 性能,可靠性媲美 DDR5 标准的基于符号的 ECC 技术
• 支持边带 ECC,最大化通道带宽利用率
• 紧凑型封装设计,适配空间有限的系统
“我们的 LPDDR5X 9600Mbps 系统解决方案标志着面向企业和数据中心市场的内存创新达到了重要里程碑,”Cadence 高级副总裁兼芯片解决方案事业部总经理 Boyd Phelps 表示,“通过将 LPDDR5X 的高速和能效优势,与微软 RAIDDR ECC 创新技术的可靠性相结合,我们交付的解决方案在高性能、低功耗内存系统领域实现了突破。”
“微软很荣幸推出 RAIDDR——新一代企业级 DRAM 符号级 ECC 算法。该算法能提供卓越的准确性与可靠性,”微软系统规划与架构企业副总裁 Saurabh Dighe 表示,“通过与 Cadence 合作并借助其 LPDDR5X 系统 IP,我们正在推动行业采用高性能、低功耗的数据中心解决方案。”
Cadence 的内存 IP 解决方案以完整子系统解决方案的形式提供,专为高性能 AI 训练和推理应用而设计。2025 年 7 月,Cadence 推出了业界首款运行速率达 14.4Gbps 的 LPDDR6 内存 IP 系统解决方案,为客户未来的性能升级提供了强大的技术路线图。Cadence 为 HPC 和 AI 应用提供了全面的、经过硅验证和 PPA 优化的内存与接口 IP 产品组合,包括关键行业标准的最新版本,如 LPDDR、HBM、DDR5、PCI Express®(PCIe®)、Universal Chiplet Interconnect Express™(UCIe™)、UALink、Ultra Ethernet 以及高速以太网,还提供包含验证 IP 且支持小芯片(chiplet)技术(包括 3D-IC)的各种广泛解决方案。
- Cadence 推出 ChipStack™ AI Super Agent,开辟芯片设计与验证新纪元
- Cadence Tensilica Vision DSP 助力爱芯元智,提升人形机器人与物联网应用的性能
- Cadence推出适用于 Palladium 仿真的全新超快速调试解决方案
- 安霸与Cadence一起解决边缘AI设计难题
- Cadence Reality 数字孪生平台新增Nvidia DGX数据中心设计和仿真
- Cadence 借助 NVIDIA DGX SuperPOD 模型扩展数字孪生平台库,加速 AI 数据中心部署与运营
- Cadence 携手 NVIDIA 革新功耗分析技术, 加速开发十亿门级 AI 设计
- Cadence 率先推出业内首款 LPDDR6/5X 14.4Gbps 内存 IP,为新一代 AI 基础架构助力
- Cadence 推出面向新一代音频应用的支持缓存一致性的对称多核处理器 HiFi 5s SMP
- Nordic Semiconductor 巩固 nRF54L 系列在超低功耗边缘人工智能领域的领先地位
- 嵌入式的风向变了:2026纽伦堡嵌入式展透露这些趋势
- 高通确认不在GDC 2026发布新款骁龙G系列掌机处理器SoC
- 行业评论 从工具到平台:如何化解跨架构时代的工程开发和管理难题
- 面向嵌入式部署的神经网络优化:模型压缩深度解析
- 摩尔线程MTT S5000全面适配Qwen3.5三款新模型
- Mujoco中添加Apriltag标签并实现相机识别教程
- 英飞凌与宝马集团携手合作,基于Neue Klasse架构塑造软件定义汽车的未来
- 物理AI仿真新突破:摩尔线程与五一视界共建全栈国产化生态
- 阿里达摩院发布玄铁C950,打破全球RISC-V CPU性能纪录
- 爆火的OpenClaw! 告别云端,米尔RK3576开发板本地部署
- 边缘计算主机盒选购指南:五大核心指标解析
- Arm AGI CPU 更多细节:台积电 3nm 制程、Neoverse V3 微架构
- Arm AGI CPU 重磅发布:构筑代理式 AI 云时代的芯片基石
- Arm 拓展其计算平台矩阵,首次跨足芯片产品
- 阿里达摩院发布RISC-V CPU玄铁C950,首次原生支持千亿参数大模型
- 边缘 AI 加速的 Arm® Cortex® ‑M0+ MCU 如何为电子产品注入更强智能
- 阿里达摩院发布玄铁C950,打破全球RISC-V CPU性能纪录
- VPU中的“六边形战士”:安谋科技Arm China发布“玲珑”V560/V760 VPU IP
- 利用锚定可信平台模块(TPM)的FPGA构建人形机器人安全




