半导体设计/制造
返回首页

NEC电子开发出40纳米DRAM混载系统LSI 混载工艺技术

2007-12-03 来源:电子工程世界

    ――预计2008年底将可推向市场

NEC电子近日完成了两种线宽40纳米的DRAM混载系统LSI工艺技术的开发,使用该工艺可以生产最大可集成256MbitDRAM的系统LSI。40nm工艺技术比新一代45nm半导体配线工艺更加微细,被称为45nm的下一代产品。此次,NEC电子推出的工艺中,一种为低工作功耗的“UX8GD”工艺,它可使逻辑部分的处理速度最快达到800MHz,同时保持低功耗;另一种为低漏电流的“UX8LD”工艺,它的功耗约为内嵌同等容量SRAM的1/3左右。

UX8GD和 UX8LD 是在线宽从55nm缩小至40nm的CMOS工艺技术的基础上结合了NEC电子原有的eDRAM混载工艺技术而成, 它成功地将DRAM的单元面积缩小到了0.06μm2,约为55nm工艺产品的1/2,因此在搭载同等容量的存储器时,芯片面积与55nm产品相比,最大能缩小50%,有效地降低了产品成本。另外,新技术不仅应用了在55nmDRAM混载LSI工艺“UX7LSeD”中所采用的铪(hafnium)栅极绝缘膜,还使用了镍硅化物(nickel-silicide)栅电极、做为DRAM电容器使用的锆氧化物(zirconium-oxide)高介电率(High-k)绝缘膜技术等技术,因此能够降低沟道部分的杂质浓度同时减少寄生阻抗,这有利于(1)减少漏极与衬底之间的漏电流并且长时间保持数据(2)减少晶体管性能偏差(3)实现逻辑/存储器部分高速化等,有助于用户更轻松的设计高性能设备。

此项技术的运用,有助于用户在设计数码相机、摄像机、游戏机等对低功耗、小型化,薄型化要求较高的数字AV设备以及手持设备时,能更轻松的增加功能。

近几年,在数字AV设备、便携式设备领域,为满足最终消费者需求而增加各种新功能的产品开发,已成为当务之急。然而,增加新功能会导致芯片面积增大,从而引发成本增加,功耗增大等问题,这已成为刻不容缓的一大课题。NEC电子从0.18微米(μm)产品时代就开始生产DRAM混载LSI产品。2004年又针对游戏机、通信设备等应用开始量产90nm工艺的DRAM混载LSI产品。2007年秋季NEC电子又推出使用55nm工艺开发出的DRAM混载LSI样品,并计划于2008年开始量产。新技术不仅在原有55nm工艺的基础上实现了低耗电化,而且通过将线宽减小至40nm,进行优化处理,同时兼顾了提高芯片集成度和降低功耗方面双重优势。

NEC电子计划2008年在NEC山形对应用了该技术的DRAM混载LSI产品进行量产。今后,为了进一步提高生产效率,NEC电子将会更积极的推进在该领域的研发工作。

进入半导体设计/制造查看更多内容>>
相关视频
  • 直播回放: Keysight 小探头,大学问,别让探头拖累你的测试结果!

  • 控制系统仿真与CAD

  • MIT 6.622 Power Electronics

  • 直播回放:基于英飞凌AIROC™ CYW20829低功耗蓝牙芯片的无线组网解决方案

  • 直播回放:ADI & WT·世健MCU痛点问题探索季:MCU应用难题全力击破!

  • Soc Design Lab - NYCU 2023

精选电路图
  • PIC单片机控制的遥控防盗报警器电路

  • 红外线探测报警器

  • 短波AM发射器电路设计图

  • 使用ESP8266从NTP服务器获取时间并在OLED显示器上显示

  • 开关电源的基本组成及工作原理

  • 用NE555制作定时器

    相关电子头条文章