安森美半导体推出有源扩频时钟产生器IC
2012-11-13 来源:EEWORLD
2012年11月12日 – 应用于高能效电子产品的首要高性能硅方案供应商安森美半导体(ON Semiconductor,美国纳斯达克上市代号:ONNN)推出新系列的有源扩频时钟产生器集成电路(IC),管理时钟源的电磁干扰(EMI)及射频干扰(RFI),为所有依赖于时钟的信号在系统范围内降低EMI。
P3P8203A LVCMOS峰值EMI降低时钟产生器的目标应用为图形卡、计算及消费等应用。这器件支持3.3 伏(V)输入电压,频率范围为18 MHz至36 MHz,通过外部电阻模拟控制扩频偏差。系统设计人员选择该外部电阻之不同值在输出提供所想要额度的扩频偏差,便能更灵活地定制应用,使在其应用中取得达致降低EMI的要求。P3P8203A采用8引脚、2 mm x 2mm x 0.8 mm WDFN封装,非常适合用于印制电路板(PCB)空间受限的应用。工作温度范围为0°C至+70°C。
P3MS650100H和P3MS650103H LVCMOS峰值EMI降低时钟产生器非常适合用于PCB空间受限的应用,如手机和平板电脑等便携电池供电设备;在这些应用中, EMI/RFI可能是重大挑战,而遵从EMI/RFIF规范是先决条件。这两款通用新扩频型时钟产生器采用尺寸仅为1 mm x
1.2 mm x 0.8 mm的微型4引脚WDFN封装,提供业界最小的独立式有源方案,用于降低时钟源及源自时钟源的下行时钟和数据信号的EMI/RFI。P3MS650100H和P3MS650103H支持1.8 V至3.3 V的输入电压范围,典型扩频偏差为0.45%至1.4%,减小15 MHz至60 MHz频率范围之时钟源的EMI/RFI。工作温度范围为-20?C至+85?C。
安森美半导体工业及时序产品副总裁Ryan Cameron说:“符合EMI规范同时控制成本及尽量减少PCB占位面积,是便携及计算应用的重大挑战。我们新的EMI降低IC解决这些挑战,提供高性价比的方案,降低时钟源及源自时钟源的下行时钟和数据信号的EMI/RFI。设计工程师在设计周期及早应用这些器件,可无须采用其他方案,也无须加入高成本的额外PCB层或屏蔽来处理EMI/RFI问题。”
封装及价格
P3P8203A采用8引脚WDFN封装,每批量10,000片的单价为0.44美元。P3MS650100H及P3MS650103H采用4引脚WDFN封装,每批量10,000片的单价为0.24美元。
Electronica 2012
欢迎莅临安森美半导体于11月13日至16日德国慕尼黑 Electronica 2012的展台(A5馆225号展台),观看P3P8203A及用于通信应用的其它电源、散热和信号管理方案的演示。
- 安森美与斯巴鲁合作 在斯巴鲁下一代EyeSight系统集成Hyperlux传感器
- 安森美Hyperlux图像传感器将用于斯巴鲁新一代集成AI的EyeSight系统
- 安森美与伍尔特电子携手升级高精度电力电子应用虚拟设计
- 安森美推出先进模拟和混合信号平台
- 安森美CEO亮相慕尼黑Electronica展,推出Treo平台
- 安森美推出业界领先的模拟和混合信号平台
- 安森美新一代混合功率模块探秘:平衡性能与成本的创新
- 利用运动唤醒功能优化视觉系统的功耗
- 大联大世平集团推出基于onsemi、NXP、安世半导体、ams OSRAM等产品的汽车智能矩阵大灯方案
- 安森美成功入选中国汽车新供应链百强榜单
- 创实技术electronica 2024首秀:加速国内分销商海外拓展之路
- 欧洲三大芯片巨头,重新审视供应链
- 一场IC设计业盛宴!10场论坛 200位演讲嘉宾,300+展商亮相2万平米专业展会!
- 富昌电子于杭州举办技术日活动,聚焦新能源“芯”机遇
- 消息称铠侠最快明天获上市批准,市值有望达 7500 亿日元
- 美国政府敲定对格芯 15 亿美元《CHIPS》法案补贴,支持后者提升在美产能
- SK 海力士宣布量产全球最高的 321 层 1Tb TLC 4D NAND 闪存,计划 2025 上半年对外出货
- 三星电子 NRD-K 半导体研发综合体进机,将导入 ASML High NA EUV 光刻设备
- 芯片大混战将启:高通、联发科涉足笔记本,AMD 被曝入局手机