『最近需要做一个恒电位电路,如下图所示,经过仿真和计算,输入1V,应该RE端和CE端的电位都在-1V,但实际测得RE端却有-4.23V』
上面一图,RE端是运放同相输入端,其电位完全由插口P3联接的外部设备决定,与DACOUT1A处电位毫无关系。
引用: maychang 发表于 2022-9-4 20:51 『最近需要做一个恒电位电路,如下图所示,经过仿真和计算,输入1V,应该RE端和CE端的电位都在-1V,但实际 ...
我在实际连接电路图时,将RE与CE端恒接1KΩ电阻,变换RE与WE间电阻以及DAC_OUT1A的电压,选取不同的数据,用万用表测RE与WE间的电位差,测得了以下数据,不知道有没有可能是正确的,请老师您帮我看一下吧
引用: tangjc2001 发表于 2022-9-5 00:25 我在实际连接电路图时,将RE与CE端恒接1KΩ电阻,变换RE与WE间电阻以及DAC_OUT1A的电压,选取不同的 ...
『我在实际连接电路图时,将RE与CE端恒接1KΩ电阻,变换RE与WE间电阻以及DAC_OUT1A的电压』
把你 “实际连结” 的电路图完整画出来,并且说明插座P1处联接了什么设备。
引用: maychang 发表于 2022-9-5 11:19 『我在实际连接电路图时,将RE与CE端恒接1KΩ电阻,变换RE与WE间电阻以及DAC_OUT1A的电压』 把你 ...
实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10)数值变换(1KΩ,10KΩ,100KΩ,470KΩ,1MΩ)时的RE与WE 间的电位差,得到上述数据
引用: tangjc2001 发表于 2022-9-5 12:47 实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10 ...
5楼图中我找不到CE、RE和WE各节点,也找不到DAC_OUT1A(猜测是R7左端,但不知道为什么该点同时联接到示波器的第一和第四通道)。另外,5楼图中的R7R8为10千欧,首帖第一图中R7R8为1千欧。
引用: tangjc2001 发表于 2022-9-5 12:47 实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10 ...
5楼图中,U2和U1D都是电压跟随器。运放U1C在局部是开环,但经过U1D和U2两个跟随器之后是负反馈。把U2和U1D去掉(同相输入端和输出端短接)与不去掉这两个运放之间的区别仅仅是有两个跟随器时R9中电流与R10中电流相等,去掉两个跟随器之后R9中电流还包括流过R8的电流。
引用: tangjc2001 发表于 2022-9-5 12:47 实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10 ...
首帖说这是一个 “恒电位电路”。要使RE端和CE端电位相等,只需要一个电压跟随器。跟随器输入端接RE输出端接CE的话,是CE跟随RE(这种情况不可能正常工作,因CE端有两个运放输出端接在一起)。跟随器输入端接CE输出端接RE的话,是RE跟随CE。
引用: tangjc2001 发表于 2022-9-5 12:47 实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10 ...
如果是要CE端跟随DAC_OUT1A,那只要一个跟随器,输入接DAC_OUT1A,输出接CE即可。
不明白为什么用了这么多元器件,还要跨三个运放的大环负反馈(这样很容易产生自激振荡)。
引用: tangjc2001 发表于 2022-9-5 12:47 实际相连就是RE与CE间恒接1KΩ电阻,即为R9,测量输入电压(DAC_OUTA1)相同时,RE与WE间电阻(R10 ...
因为不清楚该电路目的是什么,所以3楼的数据正确与否,不大好说。
引用: maychang 发表于 2022-9-5 13:46 因为不清楚该电路目的是什么,所以3楼的数据正确与否,不大好说。
设计目的是使无论RE与WE间电阻如何变化,使RE与WE间电势差始终等于DAC_OUT1A的相反数,实际电路便是如此,但实际测量结果与首帖仿真结果却不相似
引用: tangjc2001 发表于 2022-9-5 14:06 设计目的是使无论RE与WE间电阻如何变化,使RE与WE间电势差始终等于DAC_OUT1A的相反数,实际电路便是如此 ...
既然 “设计目的是使无论RE与WE间电阻如何变化,使RE与WE间电势差始终等于DAC_OUT1A的相反数”,那么只需要两个运放,第一个接成增益为-1的反相放大器(反馈电阻等于输入电阻),输入为DAC_OUT1A,输出就是DAC_OUT1A相反数,第二个接成电压跟随器,输入是第一个运放的输出,输出接RE。WE在首帖图中本来就是接地的。
引用: tangjc2001 发表于 2022-9-5 14:06 设计目的是使无论RE与WE间电阻如何变化,使RE与WE间电势差始终等于DAC_OUT1A的相反数,实际电路便是如此 ...
但据11楼贴出的论文截图,WE未必是接地的。如果WE不是接地的,那么要保证 “无论RE与WE间电阻如何变化,使RE与WE间电势差始终等于DAC_OUT1A的相反数”,应该采用桥式电路。