回复 61楼 Eric-h 的帖子
其它的在哪儿找啊
比如:UART等等
这类的解释在官网上能下到吗
网上买的,别人自己做的。USB 下载线,感谢你的回答。
回复 61楼 Eric-h 的帖子
感谢你回答,是别人做的,网上买的,nCE管脚有10k下拉电阻,我觉得太奇怪了,并口下载线as模式没问题,换了usb下载线却不行了,估那人做的USB下载线有问题。十分感谢你的回答!!
请教你一个问题,在FPGA怎么移植UC/OSII系统,能传给我或介绍一些资料给我吗?
406948461@qq.com,十分感谢!一直想学这个。
回复 61楼 Eric-h 的帖子
请教你一个问题,在FPGA怎么移植UC/OSII系统,能传给我或介绍一些资料给我吗?
406948461@qq.com,十分感谢!一直想学这个
回复 42楼 wenhuawu 的帖子
请教你一个问题,在FPGA怎么移植UC/OSII系统,能传给我或介绍一些资料给我吗?
406948461@qq.com,十分感谢!一直想学这个
回复 61楼 Eric-h 的帖子
我在你给的资料里边
没有看到具体的内部函数的说明
求教NIOS II 下载程序问题
我用的是9.0版QUartus II 和9.0 NIOS ii ,Cyclone 芯片,EPCS1,SDRAM,PIO,JTAG,就用了这些配置,SOPC编译可通过,NIOS程序单独BUID也可也通过,下载时出现如下错误
"$SOPC_KIT_NIOS2/bin/elf2flash" --epcs --input="hello_led.elf" --output="epcs_fl
ash_controller.flash"
# Programming flash with the project
"$SOPC_KIT_NIOS2/bin/nios2-flash-programmer" --epcs --base=0x01001800 --cable='B
yteBlasterII [LPT1]' "epcs_flash_controller.flash"
There is a problem with the JTAG chain you have chosen, or something else
on this computer is not working correctly. Please check the power and
connections to the target system or use `jtagconfig` for further diagnosis.
请高手指教!十分感谢。
回复 71楼 龙茗路 的帖子
请问你有没有设置JTAG配置,如图你采用的是BteBlasterII [LPT1]吗?还有你使用的FLASH是EPCS器件还是FLASH器件,如果是EPCS器件就还需要在硬件平台中添加EPCS IP核哟!
09电子设计大赛F题
用FPJA怎么实现那个数字频率均衡
回复 64楼 heningbo 的帖子
网上也可以找到,可以使用搜索来找,不用自己一个一个的找。
回复 70楼 heningbo 的帖子
给举个例子来怎么阅读*.h中的内容
这个是altera_avalon_pio_regs.h的内容;
#include
#define IOADDR_ALTERA_AVALON_PIO_DATA(base) __IO_CALC_ADDRESS_NATIVE(base, 0)
#define IORD_ALTERA_AVALON_PIO_DATA(base) IORD(base, 0)
#define IOWR_ALTERA_AVALON_PIO_DATA(base, data) IOWR(base, 0, data)
#define IOADDR_ALTERA_AVALON_PIO_DIRECTION(base) __IO_CALC_ADDRESS_NATIVE(base, 1)
#define IORD_ALTERA_AVALON_PIO_DIRECTION(base) IORD(base, 1)
#define IOWR_ALTERA_AVALON_PIO_DIRECTION(base, data) IOWR(base, 1, data)
#define IOADDR_ALTERA_AVALON_PIO_IRQ_MASK(base) __IO_CALC_ADDRESS_NATIVE(base, 2)
#define IORD_ALTERA_AVALON_PIO_IRQ_MASK(base) IORD(base, 2)
#define IOWR_ALTERA_AVALON_PIO_IRQ_MASK(base, data) IOWR(base, 2, data)
#define IOADDR_ALTERA_AVALON_PIO_EDGE_CAP(base) __IO_CALC_ADDRESS_NATIVE(base, 3)
#define IORD_ALTERA_AVALON_PIO_EDGE_CAP(base) IORD(base, 3)
#define IOWR_ALTERA_AVALON_PIO_EDGE_CAP(base, data) IOWR(base, 3, data)
其中IORD, IOWR是niosII IO.h中提供的底层函数,从名字上即可看出是IO读写操作用。
对于GPIO模块来说会有相应的寄存器(控制和数据),手册中有讲,我就不贴过来了(实话我还不会贴图),链接文档的Table 9-2.
好了结合这个文件,就能看出来了吧?
回复 75楼 pandawt 的帖子
题在哪儿呢?
回复 68楼 龙茗路 的帖子
可以参考
http://www.altera.com/literature ... ss_r=1&WT.oss=uc/os
一步一步做下来就可以创建一个uc/os的工程了。
不知道你说的移植是指已有的基于其他操作系统的工程往ucos移植吗?
求斑竹帮忙
用FPGA实现快速傅里叶变换和逆变换的程序,网上全是理论一点实用价值都没有
回复 78楼 Eric-h 的帖子
谢谢哦
我学习哦
回复 78楼 Eric-h 的帖子
你好啊,自己比较笨,有些还没看懂
例如:
#define IOWR_ALTERA_AVALON_PIO_DIRECTION(base, data) IOWR(base, 1, data)
中 IOWR(base, 1, data)是什么意思
#define IOADDR_ALTERA_AVALON_PIO_IRQ_MASK(base) __IO_CALC_ADDRESS_NATIVE(base, 2)中的__IO_CALC_ADDRESS_NATIVE(base, 2)呢?
你讲到:
对于GPIO模块来说会有相应的寄存器(控制和数据),手册中有讲,链接文档的Table 9-2.
GPIO是什么意思?
你指的是什么文档?