1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 4344 45 464748 | always @(posedge clk or negedge rst_n)begin if(!rst_n)begin cnt <= 0; end else if(add_cnt)begin if(end_cnt) cnt <= 0; else cnt <= cnt + 1; end end assign add_cnt = flag1||flag2 ; assign end_cnt = add_cnt && cnt==x-1 ; always @(posedge clk or negedge rst_n)begin if(rst_n==1'b0)begin flag1 <= 1'b0; end else if(en1)begin flag1 <= 1'b1; end else if(end_cnt)begin flag1 <= 1'b0; end end always @(posedge clk or negedge rst_n)begin if(rst_n==1'b0)begin flag2 <= 1'b1; end else if(en2)begin flag2 <= 1'b1; end else if(end_cnt)begin flag2 <= 1'b0; end end always @(*)begin if(flag1) x = 5; else if(flag2) x = 7; else begin x = 0; end end |
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 3839 404142 43 44 45 | always @(posedge clk or negedge rst_n)begin if(!rst_n)begin cnt <= 0; end else if(add_cnt)begin if(end_cnt) cnt <= 0; else cnt <= cnt + 1; end end assign add_cnt = flag1 ; assign end_cnt = add_cnt && cnt==x-1 ; always @(posedge clk or negedge rst_n)begin if(rst_n==1'b0)begin flag1 <= 1'b0; end else if(en1||en2 )begin flag1 <= 1'b1; end else if(end_cnt)begin flag1 <= 1'b0; end end always @(posedge clk or negedge rst_n)begin if(rst_n==1'b0)begin flag2 <= 1'b1; end else if(en1)begin flag2 <= 1'b0; end else if(en2)begin flag2 <= 1'b1; end end always @(*)begin if(flag==0) x = 5; else x = 7; end |
信号名 | I/O | 位宽 | 说明 |
clk | I | 1 | 系统工作时钟 |
rst_n | I | 1 | 系统复位信号 |
Din_sop | I | 1 | 当vld=1时才有效,输入报文头指示信号 |
Din_eop | I | 1 | 当vld=1时才有效,输入报文尾指示信号 |
Din_vld | I | 1 | 输入数据有效标志,高电平有效 |
Din_err | I | 1 | 输入报文错误标志,在eop有效时才有效 |
din | I | 8 | 输入数据总线 |
Dout_sop | O | 1 | 当vld=1时才有效,输出报文头指示信号 |
Dout_eop | O | 1 | 当vld=1时才有效,输出报文尾指示信号 |
Dout_vld | O | 1 | 输出数据有效标志,高电平有效 |
dout | O | 8 | 输出数据总线 |
Dout_err | O | 1 | 输出报文错误标志,在eop有效时才有效 |