历史上的今天
返回首页

历史上的今天

今天是:2025年03月27日(星期四)

正在发生

2018年03月27日 | 物联网传感器帮助及早发现羊跛脚

2018-03-27 来源:21IC中国电子网

羊是世界上主要畜牧动物之一,利用价值极高,而羊跛脚是羊只最常见的健康问题之一;英国有90%以上的农民均曾发现羊的跛脚症状,每年花费约8,000万英镑处理此问题。造成羊只跛脚的原因众多,包含肌肉病变、细菌或病毒感染、关节炎、腐蹄病等,除了影响行动外,羊只也可能因疼痛而拒绝进食,进而损害健康,若能在羊群中及早发现个体症状,可以尽快对个体病例进行处理,进而防止症状在羊群中蔓延。



由于羊对外界非常敏感,当感觉受到威胁时很可能会极力掩盖跛脚的现象,或因农民和兽医靠近而变得较为活跃。因此到目前为止,跛脚的相关诊断只能依靠视觉检查,且诊断结果不一定合乎真实状况。英国诺丁汉大学(The University of Nottingham)的兽医系与Intel及Farm Wizard公司合作开发一种新的物联网智能穿戴式设备,可以自动检测绵羊的跛脚症状。


透过测试物联网传感器放置位置与利用三轴加速度计与陀螺仪等传感器分析羊只躺卧、站立、走路等一般行为,搭配随机森林算法(Random Forest algorithm)学习与分类,可以帮助判断羊只行动时的的姿势异状,协助农民与兽医判断羊跛脚症状。此类传感器运用的案例能促进畜牧动物的健康福利,且透过精确的行为监测系统能长期掌握动物行为与健康的变化,帮助农场主人快速决定用药时机以预防疾病扩散。

推荐阅读

史海拾趣

问答坊 | AI 解惑

protel公司发法务函了是上海灵天慕发来的。口气很不好。

不和知买一套正版的AD6要多少钱。(公司买了正版的POWER PCB了)…

查看全部问答>

怎么扣钱了还是下不了啊

怎么扣钱了还是下不了啊…

查看全部问答>

DSP高速采样方案

由于毕设项目需要,此模块有两个功能 1. 对两组信号进行采样,一是频率最高1M的可调正弦电流信号,考虑谐波后,采样频率定位3MHz 另一个是磁环次级的感应电动势,考虑谐波影响,采样频率至少需要10MHz 2. 采样数据先暂存,然后需要完成积分运算 ...…

查看全部问答>

来看看 人类的又一次试飞~~

新西兰发明个人喷射背包 最高可飞2400米   这种喷射背包形状接近一个正方体,高1.6米,宽1.5米,约115公斤,不需要飞行员执照。一次加足油后,它能够在30分钟内飞行48公里,最快飞行速度达到了每小时96公里。   卡特斯·马丁公司的首席 ...…

查看全部问答>

如何在驱动里面读取信息

我参照WinCE驱动的写法,写了一个驱动, 通过程序也可以成功调用驱动,现在我想知道如何能在驱动里面读取程序发送过来的信息(writefile发送过来的),驱动里面应该是在这里来实现的吧 DWORD ABC_Write(DWORD hOpenContext, LPCVOID pBuffer, DWOR ...…

查看全部问答>

EVC4中自己写的位图按钮类,出现闪烁的问题,请高手帮忙

我的类的实现程序如下: mybutton::mybutton() {         m_bitmap.DeleteObject();         temp.DeleteDC(); } mybutton::~mybutton() { } BEGIN_MESSAGE_MAP(mybutton, CButton)   & ...…

查看全部问答>

请大家帮帮出个注意。 国内企业视频监控vS 外企交换机研发

麻烦大家出个注意,现在有两个OFFER,不知道那个行业以后更有发展,没想到找工作难,现在有了反而更难决定了。希望大家能帮出点意见,在此谢谢了啊…

查看全部问答>

求助:我这个小例子编译成功了不?(用 win xp checked build 编译)

请教: 我编译书上的一个例子 提示如下: D:\\1>build BUILD:Object root set to: ==>objchk ..... ...... BUILD:Done 2 files compiled 1 executable build D:\\1> 1: 编译成功了不? 2: 1 executable build 这个表示的是什么意思? ...…

查看全部问答>

求救 如何访问片内xdata

大致情况是这样的,我选用了 SM5964 单片机 但是不知道如何访问它支持的1024 Bytes On-chip RAM 我现有手上的程序原来是支持xdata(large模式编译),现在想让它不用xdata, 哪位高人能给些经验和建议. 告诉我大致要怎么做~~~ 先谢谢拉, 散分娄…

查看全部问答>

VHDL 编程经验谈

一.关于端口       VHDL 共定义了 5 种类型的端口,分别是 In, Out,Inout, Buffer及 Linkage,实际设计时只会用到前四种。In 和 Out 端口的使用相对简单。这里,我们主要讲述关于 buffer和inout 使用时的注意事项。  &nb ...…

查看全部问答>